Устройство преобразования входного сигнала для синхронизации однотактных устройств с разбитыми на группы элеметами памяти

Иллюстрации

Показать все

Реферат

 

м-i&Fr . Н г

ОО ИСАЙИ Е

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистииеских

Республик (и) 515266

Е АЗТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено12.09.72 (21)1829613/21 с прчсоединеиием заявки ¹â€” (23) Приоритет (43) Опубликовано 25.05.76.Бюллетень ¹ 19 (45) Дата опубликования описания 3 О8. 76 (51) М. Кл. Н 03К 5/13

Государственный квинтет

Свввта Мнннстрвв СССР пв делам нзввретекнй и отнрытнй (53) УДК 62-1.37 "2 (088.8) (72) Авторы 10. В. Пресняков, >i. С. Сульменеь и В. А. Трошанов изобретения (71) Заявитель (5Ф) УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ВХОДНОГО СИГНАЛА ДЛЯ СИНХРОНИЗАЦИИ

ОДНОТАКТНЫХ УСТРОЙСТВ С РАЗБИТЫМИ НА ГРУППЫ ЭЛЕМЕНТАМИ

ПАМЯТИ фиг. 2 — временные,циаграммы, поясняющие его работу, Устройство преобразования входного сигнала,цля синхронизации однотактных устройств состоит из П усилителей мощности 1-1, 1-2,... 1- h с разбитыми на групп 5 элементами памяти 2-1, 2-2,... 2- .

Изобретение относится к импульсной технике и может быть использовано в синхронных устройствах дискретного действия, выполненных на потенциальных элементах. 5

Известное устройство преобразования входного сигнала для синхронизации однатактных устройств с разбитыми на группы элементами памяти, имеющих потенциальную систему связей и последовательно соединен- 1О ные усилители мощности, не обеспечивает ,цостаточной надежнос и работы схемы.

Цель изобретения — увеличение надежности устройства.

Для этого в предлагаемом устройстве И выхоц первого усилителя мощности подключен к синхронизирующим вхоцам последней группы элементов памяти, выход второго усилителя мощности подключен к синхронизирующим вхоцам предпоследней группы, à gg выход послецнего усилителя мощности подсоединен к сцнхронизирующим вхоцам первой группы элементов памяти.

На фиг. 1 представлена электрическая функциональная схема устройства; на 25

В устройстве преобразования входного сигнала (фиг. 2) исходная тактовая частота подается на вход первого из 1 послецовательно соединенных усилителей мощности (повторителей), выхоцы которых поцключены к синхронизирующим входам элементов памяти таким образом, что тактовая частота с выхода первого усилителя мощности поступает на входы tl -ой группы элементов памяти, с выхода второго усилителя мощности — на входы (N -1)-ой группы элементов памяти и т. д., а с выхода ft -ого усилителя мощности — на входы первой группы элементов памяти. Максимальное количество элементов в каждой группе определяется

515266 нагрузочной способностью усилителя мощности.

В пре,цлагаемом устройстве смена информации на любом из выходов элемента памяти предыдущей группы произойдет обязательно в момент времени, когда на синхронизируюших входах элементов памяти послецующих групп имеется потенциал, соответствующий уровню логического нуля, что исключает ложную запись информации с предыцуших групп элементов памяти на послецуюшие, т, е. обеспечивает устойчивое функционирование однотактных элементов памяти. Зто поясняется временной циаграммой, приве, ценной на фиг. 2, где

1 ) — сигналы на выходах и и соответствующих усилителей мощности;

О 01

" — величины зццержек положитель

"tt ных фронтов тактовых импульсов, синхронизируюших g -ую и -ую группы элементов памяти;

10 10 зи 1з

З рицательных фронтов тактовых импульсов, синхронизируюших tf -ую и )-y группы элементов памяти.

Смена информации на выхоцах -ой группы элементов памяти начинается в момент времени 1, смена уровня тактового импульса в И -ой последовательности, синхронизируюшей последующую группу элементов памяти, произойдет в момент времени t промежуток времени t — опрепеляется временем переключечия -ro усилителя мощности.

Если у усилителей мощности не оговорены значения минимальных времен переключения, т. е. можно считать, что это время стремится к нулю, то устойчивость работы предлагаемого устройства не нарушается. Следовательно, данное устройство позволяет обеспечить устойчивое функпиоиир рование оцнотактных элементов памяти и исключить из измеряемых параметров значения минимальных времен переключения как усилителей мощности, так и эле ментов памяти, что приводит к увеличению у5 процента выхода гоцных элементов и уменьшению их стоимости.

Формула изобретения

Устройство преобразования входного сигнала .цля синхронизации однотактных устройств с разбитыми на группы элементами памяти, имеющих потенциальную систему связей и последовательно соединенные усилители мощности, о т л и ч а ющ е е с я тем, что, с целью увеличения надежности, выхоц первого усилителя мощности подключен к синхронизируюшим входам последней группы элементов памяти, выход второго усилителя мощности подключен к синхронизируюшим входам предпослецней группы, а выхоц послецнего усилителя мопп ости подсоединен к синхронизируюшим входам первой группы элементов памяти.

515266

Составитель В. НазаРова

Редактор j3. Дибобес Техред Н.Ханеева коррек о М-Лейзерман

Заказ Х4 РЯ Изд. hh //7 Тираж

1029

Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 113035, Раушская иаб., 4

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4