Устройство для контроля блока постоянной памяти

Иллюстрации

Показать все

Реферат

 

1 ( библиотенР ЖАЛА

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ р 516302

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 16.01.75 (21) 2097152/24

c ..присоединением заявки № (23) Приоритет

Опубликовано 30.05.76. Бюллетень № 20

Дата опубликования описания 06.07.76 (51) М Кл. 6 11С29/00

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 681.327(088.8) (72) Авторы изобретения

А. В. Тимашев, А. А, Борискин, А. Н. Пресняков и А. В. Иванов

Особое конструкторское бюро вычислительной техники Рязанского радиотехнического института (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКА

ПОСТОЯННОЙ ПАМЯТИ

Изобретение относится к запоминающим устройствам.

Из вестно устройство для контроля блока постоя иной памяти, содержащее регистр, счет ные входы которого подключены к входным шинам устройства, а выходы — к входам элемента «ИЛИ».

Однако с помощью такого устройства гможно проводить только, стендовые испытания блока постоянной памяти и невозможно осуществить контроль блока постоянной памяти для микропрограммного устройства управления при работе последнего в составе вычи слительной машины.

Цель изобретения — повышение надежности работы у стройства и точности контроля.

Это достигается тем, что в устройство введен элемент «Равнозначность», входы которого подключены соответственно к выходу элемента «ИЛИ» и одной из входных шин, а выход — к выходной шине устройства.

На чертеже представлена блок- схема устройства.

Устройство содержит регистр 1, счетные входы которого подключены IK вход ньтм шинам 2 устройства, соединенным ic блоком 3 постоянной паияти, а выходы —,к входам элемента «ИЛИ» 4, элемент «Равнозначность» 5, состоящий, например, из элементов «И» 6, «НЕ» 7 и 8, «И» 9 и «ИЛИ» 10, Входы элемента «Равнозначность» связаны с выходом элемента «ИЛИ» 4 и входной шиной 11, соединенной с блоком 3, а выход — с выходной шиной 12 устройства.

5 Количество разрядов блока 3 на единицу больше количества разрядов регистра 1.

Предложенное устройство работает слсдуioщим образом.

При саста влепив микропрограмм, хранимых

10 в блоке 3 постоянной памяти, в дополнительный разряд блока 1 заносится единица всяк.гй раз, когда все управляющие сигналы егнкропрограммного устройства управления должны быть равны нулю. Обычайно это бывает в конце

15 каждой из микропрограмм, но встречаются случаи, когда такая ситуация наблюдается в середине микропрограммы. Поскольку все выходы регистра 1 подключены к элементу

«ИЛИ» 4, то на его выходе оказывается сдп20 ничный потенциал всякий раз, когда один з трипгеров регистра находится например, в единичном состоянии. Если обозначить единичное состояние выхода элемента «ИЛИ» 4 через А, а единичное состояние дополнитель25 ного разряда блока 3 через В, то .при возникновении ошибки в блоке постоянной памяти выполняется условие А В \/ А.В=1. Указанное условие реализуется с помощью элемента «Равнозначность» 5. Таким образом, 30 ошибка фиксируется всякий раз (Ia гыходе

5161О2

Составитель В. Рудаков

Техред Т. Курилко

Корректор Е. Рожкова

Редактор И. Грузова

Заказ 1464/12 Изд. № 1422 Тираж 723 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 1К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

12 устройства наолюдается единичный потенциал), когда на шине 11, связанной с дополнительпым разрядом блока 3, появляется единичный сигнал, а на выходе элемента «ИЛИ»

4 — единичный потенциал (такая ситуация неверна, так как по условию программирования дополнительный разряд должен быть в единичном состоянии лишь тогда, когда все триггеры регистра 1 находятся в нулевом состоянии) пли же когда на шине 11 оказывается нулевой сигнал, а на выходе элемента

«ИЛИ» 4 также нулевой потенциал. Указанный сигнал ошибки может использоваться в вычислительной машине в качестве сигнала прерывания. Например, по этому сигналу микропрограмма, при выполнении которой обнаРУже11а ошно«а, Io>KcT 6blTb IIQBToPcIIé процесс вычисления вообще прерван. Во всяком случае следующая микропрограмма выполняться не будет.

Формула изобретения

Устройство для контроля блока постоянной памяти, содержащее регистр, счетные входы которого подключены к входным шинам уст10 ройства, а выходы — к входам элемента

«ИЛИ», о т л и ч а ю щ е е с я тем, что, с целью повышения надежности работы устройства и точности контроля, оно содержит элемент «Равнозначность», входы которого под15 ключены соответственно к выходу элемен г1

«ИЛИ» и одной из входных шин, а выход — к выходной шине устройства.