Адаптивный корректор цифровых сигналов

Иллюстрации

Показать все

Реферат

 

ОП НИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ц И9868

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 23.12.74 (21) 2088404/09 с присоединением заявки № (23) Приоритет

Опубликовано 30.06.76. Бюллетень № 24

Дата опубликования описания 03.08.76 (51) М. Кл.- Н 04В 3/04

Н 04В 3/06

Государственный комитет

Совета Министров СССР по делам изобретений н открытий (53) УДК 621.396,3 (088.8) (72) Автор изобретения

В. Н. Еремин (71) Заявитель (54) АДАПТИВНЫЙ КОРРЕКТОР ЦИФРОВЫХ СИГНАЛОВ

Изобретение относится к передаче данных по каналам связи и может использоваться в устроиствах преооразования сигналов (модемах/, ооеспечивающих передачу ци<рровои ин уор vldUHII с использованием многоуровневой моду ляции. уместен адаптивный корректор цифровых сигналов, содержащии аналого-ци<рровои преооразователь входного сигнала,,выход которо о соединен через запоминающее устроиство двоичных слов данных с первым входом уMножителя и с входом схемы определения знака двоичного слова данных, при этом второй вход умножителя соединен с выходом запоминающего устроиства весов отводов и с первым входом счетчика, выход у.множителя .подключен к входу накапливающего сумматора, выход которого соединен с входом декодера выходного сигнала и с входом схемы определения знака ошибки выходного сигнала, к второму входу счетчика подключен выход коррелятора знаков, а выход счетчика соединен с входом запоминающего устройства весов отводов.

Однако при передаче данных по каналам с большими амплитудно-фазовыми искажениями,помехи от межсимвольной интерференциями бывают настолько велики, что возникают значительные смещения уровня принимаемого сигнала, часто превосходящие выбранный порог разграничения передаваемых сигналов, что в конечном итоге приводит к существенному увеличению времени настройки, корректора.

Цель изооретения — уменьшение времени настройки корректора.

Для этого в него дополнительно введены детектор выходного сигнала, три схемы совпадения, схема сборки, регистр сдвига и триггер знака, при этом выход накапливающего сумматора подключен к входу детектора выходного сигнала, первый выход которого соединен с первыми входами первой и второй схем совпадения, вторые входы которых подключены соответственно к выходу схемы опре1б деления знака двоичного слова данных и к выходу схемы определения знака ошибки, второи выход детектора выходного сигнала соединен с первым входом третьей схемы совпадения, выходы первой и третьеи схем совпадения

20 подключены через схему сборки к первому входу коррелятора знаков и к входу регистра сдвига, выход которого подключен к второму входу третьеи схемы совпадения, а выход второй схемы совпадения через триггер знака

25 соединен с вторым входом коррелятора знаков.

На чертеже приведена структурная электрическая схема предлагаемого коррелятора.

Адаптивный корректор цифровых сигналов содержит аналого-цифровой преобразователь

519868

1 ьходного сигнала, выход которого соединен через запо п!на!Ощее устройство (ЗУ) 2 двоичных слов да!шых с первым входом умпожнтеля 3 и с входом схемы 4 определения знака двоичного слова данных, при этом второй вход умножителя 3 соединен с выходом ЗУ 5 весов отводов и с первым входом счетчика 6, выход умножитсля 3 подключен к входу накапливающего сумматора 7, выход которого соединен с входами схемы 8 определения знака ошибки выходного сигнала, декодера 9 выходного сигнала и детектора 10 выходного сигнала, первый выход 11 которого соединен с первыми гходами первой и второй схем совпадения 12 н 13, вторые входы которых подклlОчены соответственно к выходам схем 4 и 8, второй выход 14 детектора 10 соединен с первым входом третьей схемы совпадения 15, выходы первой и третьей схем совпадения 12 и 15 подключены через схему сборки 16 к первому входу коррелятора 17 знаков и к входу регистра 18 сдвига, выход которого подключен к второму входу третьей схемы совпадения 15, выход второй схемы совпадения 13 через триггер 19 знака соединен с вторым входом коррелятора li, выход которого подключен к второму входу счетчика 6, выход которого соединен с входом

ЗУ 5. Вход аналого-цифрового преобразователя 1 является входом, а выход декодера 9— выходом корректора.

Адаптивный корректор работает следующим образом.

Предположим, что в конце предыдущего цикла в результате анализа выходного сигнала накапливающего сумматора 7 выходные сигналы на выходах 11 и 14 детектора 10 соответственно равны 1 и О. Это означает, что к началу очередного цикла работы адаптивного корректора схемы совпадения 13 и 12 открыты, а схема 15 закрыта. Триггер 19 находится в положении, соответствующем знаку ошибки, который определяется в конце предыдущего цикла в схеме 8. Очередной текущий цикл работы устройства начинается с появления на входе корректора сигнала, который после преобразования в аналого-цифровом преобразователе 1 в двоичном коде поступает на вход ЗУ 2 двоичных слов данных. Содержимое ЗУ 2 перед записью очередного слова данных с выхода преобразователя 1 сдвигается на один такт. Далее следует процедура вычисления выравниваемого значения сигнала. Для этого на каждом подцикле, количество которых на один больше числа отводов адаптивного корректора, производится попарное перемно>кение двоичных слов данных из ЗУ 2 с соответствующими словами весов отводов из

ЗУ 5 в умножителе 3. Результаты всех произведений суммируются в накапливающем сумматоре 7, содержимое которого очищается в начале каждого цикла. Цикл состоит из подциклов. На протяжении каждого подцикла в процессе перемножения двоичного слова данных из ЗУ 2 и соответству1ощего ему слова веса нз ЗУ5 производится настройка адаптнв5

15 и

ЗО

НОГО коррек10ра, за!с!1Оча10щаяся в уточнен.!I! значения этого слова веса с целью миннмнзаци!и искажений на выходе корректора. Для этого данное слово веса, одновременно с выдачей в умножптель 3, поступает,в счетчик 6, а соответствующее ему двоичное слово данных — в схеиу 4 для определения знака. Знак двоичного слова данных с выхода схемы 4, пройдя открытую схему совпадения 12 н охему сборки 16, поступает на один нз входов коррелятора 17, на другой вход которого подается знак ошибки с триггера 19. Одновременно знак двоичного слова данных поступает на хранение в регистр 18. В соответствии с результатом корреляции знака ош!лб ки и знака двоично! о слова данных производится изменение содержимого счетчика 6 на величину шага приращения слова веса. Далее после уточнения слово веса нз счетчика 6 заносится в ЗУ 5. После того, как в течение !цикла будут попарно перемножены все двоичные слова данных с соответствующими весами отводов, на выходе накапливающего сумматора 7 образуется искомая сумма, равная выравненному значению принимаемого сигнала, которое затем декодируется декодером 9. На выходе корректора получается значение передаваемого сигнала. К этому моменту в регистре 18 находится вся последовательность знаков двоичных слов данных в том порядке, в котором находились слова данных в ЗУ 2 на протяжении текущего цикла работы корректора. Аналогично предыдущему в конце текущего цикла одновременно с декодированием анализируется выходной сигнал накапливающего сумматора 7 детектором 10. При значении выходного сигнала, попадающем в зону нечувствительности, сигналы на выходах 11 и 14 детектора 10 равны 0 и 1.

Это обеспечивает блокировку схем совпадения 13 и 12 на протяжении следующего цикла.

При этом схема 15 открыта. Предыдущее значение знака ошибки сохраняется в триггере 19.

Теперь в процессе следующего цикла перемножения двоичных слов данных из ЗУ 2 на слова весов из ЗУ 5 при уточнении каждого слова веса будет сделан повторный шаг настройки, соответствующий настройке в прошедшем цикле, и так до тех пор, пока значение выходного сигнала накапливающего сумматора 7 не выйдет из зоны нечувствительности, после чего вновь обновится содержимое регистра 18 и триггера 19. В результате получение ошибочного сим!вола на выходе накапливающего сумматора 7, обусловленное большими искажениями в канале передачи, не вызывает ложного шага настройки адаптивного корректора. Время настройки сокращается.

Формула изобретения

Адаптивный корректор цифровых сигналов, содержащий аналого-цифровой преобразователь входного сигнала, выход которого соединен через запоминающее устройство двоичных

519868 оставитель Г. Теплова

Текред А. Камышникова Корректор М. Кудряшова

Редактор А. Баландин

Заказ 1568/13 Изд. Ко 1480 Тираж 864 Подписное

ЦНИИПИ Государственпого комитета Совета Министров СССР но делам изобретений и открытий! 13035, Москва, )К-35, Раушская наб., д. 4/5

Типография, н, Сапунова, 2 слов данных с первым входом умножителя и с входом схемы определения знака двоичного слова данных, при этом второй вход умножителя соединен с выходом запоминающего устройства весов отводов и с первым входом счетчика, выход умножителя подключен к входу накапливающего сумматора, выход которого соединен с входом декодера выходного сигнала и с входом схемы определения знака ошибки выходного сигнала, к второму входу счетчика подключен выход коррелятора знаков, а выход счетчика соединен с входом запоминающего устройства весов отводов, о тл и ч а ?n шийся тем, что, с целью уменьшения времени настройки, в него дополнительно введены детектор выходного сигнала, три схемы совпадения, схема сборки, регистр сдвига и триггер знака, при этом выход накапливающего сумматора подключен к входу детектора выходного сигнала, первый выход которого соединен с первыми входами первой и второй схем совпадения, вторые входы которых подключены соответственно к выходу схемы определения знака двоичного слова данных и к выходу схемы определения знака ошибки, второй выход детектора выходного сигнала соединен с первым входом третьей схемы совпадения, выходы первой и третьей схем совпадения подключены через схему сборки к первому входу коррелятора знаков и к входу регистра сдвига, выход которого подключен к второму входу третьей схемы совпадения, а выход второй схемы совпадения через триггер знака соединен с вторым входом коррелятора знаков.