Устройство для вычисления функции ах

Иллюстрации

Показать все

Реферат

 

Союз Советскик

Социалистических

Республик

О П И С А Н И Е (и) 520595

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное K авт. свид-ву (22) Заявлено 10.11.74 (21)2074291/24 с присоединением заявки №(23) Приоритет (43) Опубликовано 05.07.76 Бюллетень № 25 (45) Дата опубликовании описания29.09.76 (51) М. Кл. й 06 F 15/34

Гасударстееиеме кеметет

Сеаета Иенистреа СССР ае делам аэасретеаеа и еткрмтий (53) УДК

628.327.66(088.8) (72) Авторы изобретения B. H. Корнейчук, В. П. Тарасенко и Я. И. Торошанко

Киевский ордена Ленина политехнический институт имени 50-летия

Великой Октябрьской социалистической революции (7l) Заявитель

Изобретение относится к области вычис лительной техники н может быть использсьвано в вычислительных устройствах и уст ройствах автоматики.

Известны уст/ойства для вычисления зна- j чений функции А, содержащие блок умножения, блок памяти для хранения программы вычислений и управляющий блок, и входные шины числа Х.

Недостатком известных устройств являечц ся сложность их структуры.

Целью изобретения является упрощение устройства.

Поставленная пель достигается тем, что устройство содержит g блоков постоянной дб памяти, выходы которых соединены со входами блока умножении, входные шины числа

Х разделены íà g грутш, причем шины каждой группы подключены к адресным входам соответствующего блока постоянной памяти. рр

На чертеже представлена блок-схема устройства.

Устройство содержит V входных шин 1 числа Х, t} блоков постоянной памяти 2 и блок умножения 3. Входные шины 1 числа 26

Х разделены на g групп. Входные шины каж дой g -ой группы подключены к адресным входам >-го блока постоянной памяти, Выходы всех блоков 2 соединены со входами блока умножения 3, выход блока которого является выходом устройства.

Устройство работает следующим образом

При поступлении аргумента Х на входные шины 1 на каждый j-й блок постоянной памкги подается код адреса Х g, а полное жачение аргумента Х = Х- 5Р1 + Х S а+

К к. к а ; -... + х; s" + ... + Х s ч, где Ь» основание системй счисления;

>ай К3

=e+e+ -. +e К- =С1+ + ° .. + 6

1 (а 3-1 ч я-6

6,6а,..., с - чйсла входных адресных шин 1-го, 2-го, .„, j-1-го...», q -1-го блока постояннной памяти В каждом -м е. блокке постоянной памяти хранится 5 1чисел

А"Р е, ;-;r.ãîðûì соответствуют коды адресов Х . После приема аргумента Х на входные п(лны 1 из каждого ) -го блока постоянх -у . ной памяти 2 выбирается число А е

Выбранные числа поступают на блок умножения 3. После перемножения зтих чисел на

520595

ЦНИИПИ Заказ 4384/204 Тираж 864 Подписное

Филиал ППП "Патент, r. Ужгород, ул, Проектная, 4 выходе блока умножения 3 образуется значение функции и

„. 13 Х;S

Aõ ПЛ 3 3«Aj=i

j=i

Полная разрядность адреса (аргумента)

Я

Х составляет )» . 1 ° разрядов. Например, при

ji 1

S = 2, = 3, 1 = 1 = 1 = 4 число А

1 2. Ъ . + g+ 4+4 оцоио ооо рь- ь+ -ggq х +хах +х 2

-"А =А =А будет голучено перемножением трех чисел:

3 первого числа А, хранящегося в первом блоке постоянной памяти по восьмому адресу, второго числа А « хранящегося во вторс.м блоке по шестому адресу и третьего числа А, хранящегося в третьем

Н ° 2Kb блоке по одиннадцатому адресу. Общее число чисел, хранящихся во всех трех блоках, равно всего 48 (3 16).

Подобное построение устройств для вычис4 х ления значений функции А позволяет существ

Вени о с ократить количество аппаратурыф

Формула изобретения б

Устройство для вычисления функции У, содержащее блок умножения и входные шины числа Х, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, оно содержит 9 блоков постоянной памяти, выходы которых соединены со входами блока умно женин, входные шины числа Х разделены на ц групп; причем шины каждой группы подключены к адресным входам соответствующего блока постоянной памяти.

Источники информации, принятые во внимание при экспертизе:

1. Каган Б. М., Каневский М. М. цифровые щ вычислительные машины и системы, Энергия, 1974., Брик Е. А. Техника ПЗУ, «Сов. рацио 19 73.