Устройство для преобразования параллельного кода в последовательный
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (1 1) 520703 (61) Дополнительное к авт. свид-ву— (22) Заявлено 07 04 75. (21) 2123072/26 — 21 с присоединением заявки № (23) Приоритет (43) Опубликовано 05.07.76. Бюллетень № 25 (45) Дата опубликования описания10,08,76 (51) М. Кл.е
НОЗ К 13/256
НОЗ К 5/04
Государственный комитет
Совета 1йиниотров СССР но делам изобретений и открытий (53) УДК 621.382 (088.8) (72) Авторы изобретения
Ю. А. Авах и В, К. Фатин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ПАРАЛЛЕЛЬНОГО
КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ
20
Изобретение относится к вычислительной технике, а именно к устройствам преобразования кода с заданием определенной циклограммы выдачи последовательных кодов.
Известны устройства для преобразования параллельного кода в последовательный содержащие генератор импульсов, соединенный со входом счетчика, подключенного к дешифратору, часть выходов которого соединена с первыми входами логических элементов И, вторые входы которых подключены к регистрам, а выходы — к логическому элементу
ИЛИ, блок управления, входы которого подключены к дешифратору.
Известное устройство выдает информацию в последовательном коде с интервалами между словами, которые не могут быть меньше времени записи слова в регистр. В тех случаях, когда информация в последовательном коде записывается в накопители, предназначенные для работы в других вычислительных комплексах, где к интервалам между словами предъявляются жесткие требования, существующие устройства преобразования не пригодны для записи.
Цель изобретения — обеспечение возможности регулирования интервала между словами в широких (практически неограниченных) пределах.
Предлагаемое устройство отличается тем, что выход дешифратора соединенный со входом блока управления, подключен ко входу триггера со счетным входом, выходы которого подключены к третьим входам упомянутых логических элементов И и к первым входам двух дополнительных логических элементов И, вторые входы которых соединены через узел задержки с одним из выходов блока управления, выходы — с управляющими входами регисттров, а другой выход блока управления подключен к сбросовому входу счетчика.
На чертеже изображено данное устройство.
Генератор импульсов 1 соединен со счетчиком, выходы которого подключены ко входам дешифратора 3. Часть выходов дешифратора, соответствующая количеству разрядов в регистрах 4 и 5, подключена ко входам логических элементов И 6 — И 6 и к
И 71 — И 7 . Выходы всех логических элементов подключены ко входам логического элемента ИЛИ 8, выходы 9 и 10 дешифратора 3 подключены ко входам блока управления 11, а выход 9 связан также со входом триггера со счетным входом 12. Выход блок, управления через узел задержки 13 подключен ко входам логических элементов И 14 и 15, выходы ко520703 торых подключены к управляющим входам регистров 4 и 5.
Устройство работает следующим образом.
Предположим, что очередное слово, подлежащее преобразованию, записано в регистр 4. При этом триггер 12 установлен в такое положение, что сигнал присутствует на правом выходе и подается на логические элементы И 61 — 6 . Рассмотрим работу устройства с момента сброса счетчика 2 в нуль. Получая импульсы эталонной частоты с генератора 1, счетчик отсчитывает их, и на выходах дешифратора 3 поочередно появляются сигналы. Сигнал с пер..ого выхода открывает логический элемент И 6 и н формация с первого разряда регистра 4 проходит че, с логический элемент ИЛИ 8 на выход.
После того как счетчик 2 отсчитает следующее заданное количество импульсов, на втором выходе дешифратора появляется сигнал, открывается логический эл..мент И 6 и на выход проходит информация со второго разряда регистра. Таким образом, последовательно опрашиваются все разряды регистра 4.
В то же время сигнал с логического элемента
И 14 попадает на управляющий вход регистра 5, и в нето записывается следующее слово. Слово мож записываться в последовательном, параллель.юм или последовательно-параллельном коде (схема управления записью слова в регистр на чертеже не показана). Таким образом, пока информация считывается с регистра 4 и на выходе устройства формируется очередное слово в последовательном коде с заданной циклограммой, в регистр 5 записывается следующее слово, подлежащее преобразованию.
После опроса регистра 4 сигнал появляется на выходе 9 дешифратора 3, проходит на триггер 12 и перебрасывает его в другое положение, Кроме того, пройдя через блок управления 11 и узел задержки 13, он попадает в логический элемент И 15, а оттуда на управляющий вход регистра 4 и дает команду на запись в него следующего слова. Сигнал с левого выхода триггера 12 попадает на логические элементы И 71 — 7
Интервал между словами в последовательном коде на выходе устройства задается количеством импульсов, которое должно быть отсчитано счетчиком
2 между появлением сигналов на выходе, соединенном с логическим элементом И 6, и на выходе 10.
Сигнал с выхода 10, пройдя через блок управления
11, сбрасывает счетчик 2 в нуль, и он снова начинает счет импульсов. Преобразование параллельного кода в последовательный повторяется, только теперь на выход передается информация из регистра
5, а не из регистра 4.
В устройстве поочередно опрашиваются регистры
4 и 5, и информация с заданными интервалами между словами передается на выход, Интервал между словами регулируютвыбором кода в дешифраторе 3, 15 определяющего момент появления сигнала на выходе 10.
Формула изобретения
Устройство для преобразования параллельного кода в последовательный, содержащее генератор импульсов, соединенный со входом счетчика, подключенного к дешифратору, часть выходов которого соеЯ динена с первыми входами логических элементов
И, вторые входы которых подключены к регистрам, а выходы — к логическому элементу ИЛИ, блок управления, входы которого подключены кдешифратору, отличающееся тем,что, с-целью обеспечения возможности регулирования интервала между словами в широких пределах, выход дешифратора, соединенный со входом блока управления, подключен ко входу триггера со счетным входом, выходы которого подключены к
gg третьим входам упомянутых логических элементов И и к первым входам двух дополнительных логических элементов И, вторые входы которых соединены через узел задержки с одним из выходов блока управления, выходы — с управляющиО ми входами регистров, а другой выход блока управ. пения подключен к сбросовому входу счетчика.
520703
Составитель Г. Кутний
Техред A демьянова Корректор Н. Золотовская
Редактор Б. Федотов
Заказ 3082a/225
Филиал ППП "Патент", r. Ужгород, ул. Проектная,4
Тираж 1029 Подписное
ЦЯИИПИ Государственного комитета Совета Министров ГССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5