Устройство синхронизации псевдошумовых сигналов по задержке

Иллюстрации

Показать все

Реферат

 

(11) 520716

Совхоз Caseòñêêõ

Соцмалнстическмх

Республик (61) Дополнительное к авт. саид-ву(22) Заявлена 20.01.7 5 (21) 20994 06/09 с присоединением заявки № (51) М Кл е

Н 04 L 7/О

Гасударственный комитет

Совета Нкккстроо СССР по делам кзооретенкй и открытий (23) Приоритет(43) Опубликовано 05.07.7 .Бюллетень Ме 25 (45) Дата опубликования описания20.09.76 (53) УДК

621.394,662.2 (ОРЯ,H) Л. Л. Клюев и И. И, Астровский (72) Авторы изобретения

Минский радиотехнический институт (71) Заявитель (54) УСТРОЙСТВО СИНХРОНИЗАБИИ Г!СЕВДОШУМОВ61Х

СИГНАЛОВ 11О ЗАДЕРЖКЕ

Изобретение относится к радиотехнике, может использоваться в системах связи и радиолокапии, работающих с псевдослучайными сигналами.

Известно устройство синхронизааии псев а дошумовых сигналов по задержке, содержащее дискриминатор, выход которого через решающий и управляющий блоки подключен

:ко входу генератора опорных последователь ностей, выходы которого соответственно !О подключены ко входам сум атора опорных последовательностей и дискриминатора, к .другому входу которого подключен вход коррелятора, выход которого подсоединен ко второму входу решающего блока. 15

Однако известное устройство недостаточ: но надежно из-за сложности его схемы прн, 1 большом числе складываемых опорных последовательностей. 20

Бель изобретения — повышение надежности с." емы.

В предлагаемое устройство дополнительно введен бинаргый квантователь, при этом .выход сумматора огорных последователь- 26,HQc åé через бинарный квантователь под:ключен ко второму входу коррелятора.

На чертеже приведена структурная схема ус тройства.

Выход дискриминатора 1 через ре аю ший блок 2 и управляющий блок 3 подклюы чен ко входу генератора опорных последо, вательностей 4, выходы которого соответ. ственно связаны со входами сумматора опорных последовательностей 5 и дискриминатора 1, К другому входу дис римина:тора подключен вход коррелятора 6, выход

:,которого соединен со вторым входом решающего блока 2, а выход сумматора 5 че,рез бинарный квантователь 7 подключен ,ко второму входу коррелятора 6. Объеди ненные входы дискриминатора 1 и коррелятора 6 являь>тся входом устройства.

Устройство работает следующим образом.

Сигнал псевдослучайной последовательности со входа устройства поступает на ,входы дискриминатора 1 и коррелятора 6..

На другой вх д последнего через бинарный квантователь 7 с выхода сумматора 5

520716

3 поступает суммарный сигнал заданного ко-, личества опорных кодовых -последователь-i цостей, вырабатываемых генератором 4, отличакпцижя друг от друга сдвигом на один дискрет. Амплитуда опорного сигнала, подаваемого на коррелятор 6, не зависит от числа складываемых кодовых последовательностей.

Последоватерьно соединенные дискриминатор 1, решающий блок 2, управляющий блок 3 и.генератор 4 пРедставлнют ю Я В собой кольцо слежения за задержкой вход-! ного сигнала относительно опорного. На первом этапе в корреляторе 6 вычисляется взаимнокорреляционная Функция между принимаемой псевдослучайной последовательностью и проквантованной суммой сдвинутых относительно )дРуг друга копий псевдослучайной последовательности. Эта функция имеет характерный расширенный основной выброс и значительно меньшие по сравнению. с ним боковые выбросы.

Степень расширения основного выброса взаимокорреляционной функции определяется числом складываемых копий псевдослучайной последовательности. Это дает возмож« ность на первом этапе увеличить шаг перестройки опорного сигнала, что приводит к ускорению синхронизации.

Первый этап продолжается до тех пор, пока на выходе коррелятора 6 не появится

4 напряжение, превышающее заданный пороговый уровень. При этом в зависимости от значения сигнала на выходе дискриминатора 1 решающий блок 2 принимает решение или уменьшить шаг перестройки генератора 4, или прекратить поиск.

На,втором этапе с помощью дискриминатора 1 происходят поиск пика дискриминационной:характеристики и точная синхронизация в ее пределах.

Формула изобретения

Устройство синхронизации псевдошумовых сигналов по задержке содержащее дискриминатор, выход которого через решающий и уп-1

f равляющий блоки подключен ко входу генера- тора опорных последовательностей, выходы которого соответственно подключены ко

Щ входам сумматора опорных последовательностей и дискриминатора, к другому входу которого подключен вход коррелятора, выход которого подключен ко второму входу решающего блока, о т л и ч а ю щ е е « с я тем, что, с целью повышения его надежности, в него дополнительно введен бинарный, квантователь, при этом выход сумматора опорных последовательностей через бинарный квантователь подключен ко второму входу коррелятора.

520716

Составитель Г. Теплова

Техред .. М. Ликович, Корректор Т. Кравченко

Редактор Федотов

Филиал ППП Патент, г. Ужгород, yr.. Проектная, 4

Заказ 2927/226 Тираж 863 Подлисное

БНИИПИ Государственного комитет, Совета Иинистров СССР по делам изобретений и открытий

113035, Москва;,Ж-35 Раушская наб., д. 4/5