Устройство для передачи телеметрической информации

Иллюстрации

Показать все

Реферат

 

СПИ

ИЗОБРЕТЕН Ия

К АВТОРСКОМУ СВИДИТИЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт, свнд-ву (22) Заявлено17.06.74 (21} 2034431/24 (51) М. Кл.е

G 08 С 19/28 с присоединением заявки №

;осудврственный комитет

Совете Министров СССР ио делам изобретений и открытий (23) Приоритет(43) Опубликоваио1 5.07.76.бюллетень Я 26 (53) УДК 62l.398 (088.8) (4б) Дата опубликования описания 03.09,76

В. Е. Долгов н Ю. Б. Иванов; (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ТЕЛЕМЕТРИЧЕСКОЙ

ИНФОРМАЦИИ

Изобретение относится к вычислитель,ной технике и предназначено для сбора телеметрической информации, поступающей err, телеметрических датчиков, н вывода полученной информации в канал связи для исполь эовання на передающем конце канала связи в цифровой телеметрии.

Известны устройства для передачи телеф метрической информации, содержащие ком -

I мутатор, первый вход которого соединен сст у входом устройства, адресный регистр. ком мутатора, выход которого цодкличен ко второму входу коммутатора и через первый ключ - к первому входу адресного реги,,тра

1управления, генераторы импульсов, выход; та

1 первого из которых цодключен ко sxoay pac пределителя тактовых импульсов, выход вто ого - к третьему входу коммутатора, опеативный запоминакиций блок, вход которогЬ соединен с выходом адресного регистра ав оперативного запоминающего блока, ннфорацнонный вход через второй ключ соединен с выходом коммутатора, блок анализа, ., входы которого соединены соответственно с выходами коммутатора и оперативного за- 36 помииаюшего блока, выход подключен к со ответствующему входу первого ключа, блюес .вычислений, первый вход которого через

;:гретий ключ соединен с выходом оператеевного запоминающего блока, уцравляюяпей ski» ход через четвертый ключ соединен со s

« ьтм входом адресного регистра управления, информационный выход через пятый ключ подсоединен к информационному входу оперативного запоминающего блока, блок утаоав ленйя, первый вход которого подключен к первому выходу распределителя тактовых ампульсов, второй вход к выходу адресном

:i o ре истра управления, инфсрмацт1.онный вье . ход через шестой ключ соединен со входом адресного регистра коммутатора, через сель»

4етй ключ - со вторым входом блока вьтчетоI

° ° няй,. через восьмой ялюч -. с нервьем вхоом адресного регнстра оперативного запоI ьтинанииего блока, через девмтый клктч - с третьим входом адресного регистра yripasne ння, соответствующий вход четвертого клю-. ча соединен с информационнъм выходом бло ка унравления, выход оперативного запоьти натощего блока через десятьй ключ соединен

521 5ЯЯ со своим информащ1онным входом, управляющие входы упомянутых ключей, адресного регистра управления, оперативиого запоминающего блока и блока Вычислений соединены с выходом блока уг равления. 5

Известные устройс Ва характеризуются большими затратами оборудования» связанны:— ми с наличием автономного буферного запо— минаюшего блока, выполняю.цего уплотнение поступившей в устройство инфорх1ащ1и для равномерного вывода ее в канал связи, а

TQK>fee трудностью оргагпreQIIIIII программирова»шого вывода ипфор..»ашп в канал свя:зи.

В частности, в нем отсутствует возмо>кность задержки вывода отделы.bfx массивов пнфор-15 мацип в канал связи rrpif 11еслагзприятном состзягши канала связи даже при нали пп-.: на входе устройства даннbrx 0 состоя1ши хана-!

IQ связи в виде KOKQQQílré тех или 11ных гелеметрическ 1х датчиков. 20

Целью изобвете«гя чв- = ется уггроше< . е и пОВы Iferilfе eкоэффиl»щею1Т тпгексиый регистр, -,>апис-,р »-двига, дешифратор ед111шчного 1:обooQ и дополнительные ключи, приче л управляющий Вход регистра cQB!il а IioflK!Tro»rer ко в",орому выходу распределителя тактовь х импульсов» вход че— рез одиннадцать1й N.:!!0÷ соедипе11 с вь.хода и оператиВногО с Tpoliс ТВ- 1, г1ерв ьгй Вход индексного регистра чсрез дв::,=-<Д1;а-.ый клгоч соеди1.ен с выхода. Опезат»п- .ого:-апоми:-наюшего олока, вь>ход г;одк,поче1. ко входу де - 1ифратора еди1П1чного I:Qf>opQ» а через тринадцатый ключ соеди11еп с пнфоо1,JQ!II!0!Iным входом сперат 1в»1ог < запоминающего блока и через четь1рпадцатый кл1ОЧ вЂ” со PTO-4ь-, рым ВходОм адРесного рег.lcTpQ сперятивно

ro eQrrol,rIrrIQþUIeão блока, выход де шфратора единичного набора через пятнадцатый ключ подсоединен ко второму входу индексного регистра, информационный вход оператиг.:"ого 4б запоминающего блока через шес-<надцатый ключ соединен с выходом адресного регист-PQ EO«1i

If 1 с выход<о;1 бл ка гг-<><«11.:ле1<ия. 3T:! . Ioc- <»1 ти ается воз;1ожност=- B шс<лпeflfr.< опора=ивным DQIIO . шна<оши ..! блоKG .! ф »п1гци11 буферного заг:01 инающего блока с грогра,гf,. póoxfbã1

BbrBOgO!иков, под-. ключенных ко входу устройства.

На чертеже представлен;-:. схема описы— ваем ого устройс- .Ва. %

Оно содержит генераторы 1 и 2 импульсов, распределитель 3 тактовых импульсов, Олок 4 управления, адресный регистр 5 уп.равления, коммутатор 6, адресный регистр

< комк1 <, QTopa, блОк « а11а лиза» Оператив ный запоминаю1»пгй блок 9, адресный регистр

10 oriepQT;

11 вы 1<1слений, r!IIGcEOHbirr регистр 12, деип1фратор 13 единичного набора, регистр сдвига 14, ключи 15-30, Вход 31 и вы— ход 32 устройства, управляющие цепи связи 33 Выхода блока 4 управления с узла— .. н: устройства.

ЕloK 4 управления представляет собой

<1остоянпое запомина101цее устройство резпстив1»ого диодного, трансформаторного rf»lrr:побого другсго извсстпого типа с автономным узлом управления и дешифрирования команд, Гепе— ратop . 11мпульсов обеспечивает на своем

Iiыходе наличие сигнала типа "меандр" с

IlepiIoäoì с ены уровней, равным требуемой дискрет1:ости отсчета текущего времени в устройстве. Блок H апалпза обеспечивает ьыд» Iy управпя10шего с1ггнала на своем вьrходе в случае, если числа на его входах не сравнив<погся мегкду собой г .о некоторому заданному кр:!Tep»ro Оперативный запоминаюипш блок 9 11меет адресную структуру и мо;чет ". ыть выполнен по ". îáîìó известному ири1ц>1г1у. Включение блока па режим запиcl: и,:: с штываш>я осуществляется подачей

:=.,-.Таетствующег0 сигнала !IQ его управляювход " командного выхода блока 4. Блок !. l обеспечивает вь1по;1нение операций сум;ирования и срав .ения по равенству двух

= . 0e!;, подаш1ь;х на его входы через ключ><

2 . и 23, Переключение режима работы блока (<зу ммпровагп1е или сравнение) осущестВляется подачей командпого сигнала с выхода блоке 4. Включение управлякшего выхода блока производится только в режиме сравнения (сигнал на этом выходе появляется в слу - le неравенства соавнпваемых чисел). Г азрядная сетка блока 11 равна разрядной сетке операчивного запоминающегс о >ка 9. <1дресный регистр 5 Выполнен по схеме счетчика, содержимое которого увелич1гвастся ча единицу 0.11-1ало» с командного вь хсда блока 4, подаваемьг,. на счет.1ый1 вxoq регис-.ра в каждом цикле обрац еш;я к блоку l-„ч-.o no.çBñïëf=-. Орга1шзовать в устройствг= естестве-Ifrbp. порядок Выпог1 нен1я команд» записанных в блоке 4, И >дек сный регистр 12 также выголнefr гю схеме сче-"ч»1КQ, содег.жим "е которо:.-о увеличивается па динпцу сигналом с ко <>андного Вь!КО» . да. блока 4, подаваемьи на счетный вход регистра по Окопч п>ии спгтывания записан— . ого гз 11ем числа в каждо, случае обраще521 588

5 6 ния к регистру. дешифратор 13 единичного о мационного выхода блока 4 на адресный на ора о еспечивает наличие сигнала на его егист 10 выходе в о регистр оперативного запоминающего в случае, если в числовом наборе, блока а поданно ом на его входе, содержится хотя бы лока адреса ячейки, размещенной в участ ы ке хранения служебной информации опера— вои символ. егистр сдвига 1 находится постоянно в режиме сдв г р д . 14 5 тивного запоминающего блока 9 в к л а, в котором е сдвига за содержится значение е ь ей счет подачи на его тактирую пред ьщуще выборки, тирующии вход пос- полученной по кана в ледовательности импульсов с выхо а калу; включение оперативм льсов с выхода распре ного запоминающего блока 9 на

// делителя 3 тактовых импульсов. С на режим счисдвига определяет ско ос ь о . корость тывания" тем по а

" пу д чи на его управляющий с орость вывода симво - 10 вход соответств лов числовых кодов об а вующего сигнала с командноодов, ооразующих выходную ro выхода блока 4 и пе е ача информацию устройства в кана, в канал связи. санного в данной ячейке, на вхо б

Часть ячеек блока 9 отведена для хране — выпо н и е, на вход блока 8; для хране — выполнение блоком 8 сравнения нового и я служе ной информации, используемой в старого значений выбо ок и чени вы орок и подача на упешени о выво- 15 равляющий вхоц ключа 17 аз

qe принимаемой от датчика инф а разрешающего ка информации в сигнала в том сл чае канал связи или ее ra . О шении. ставшаяся шая выбо ка у ае, если вновь поступивчасть памяти сл . т рка признана неизбыточной; пере.)яти служит для хранения информа- дача а .и сл р — rt a адреса из адресного регистра 7 комо раннои для вывода в канал т. е. буферного запоминания этой инфо ма - 20 5 д канал связи, мутатора через ключ 17 в а л в адресный регистр

IIBÈ. я это ин орма - 20 5, если ключ 17 открыт (выборка признаПрограмма работы уст и на неизбыточной) или пе

) У pexoq к выполнеустро ства, записан- нию сле ю ная в памяти блока 4 с ду щей команды подпрограммы А, лока, содержит комплект если ключ 17 подпрограмм в том числе: подпрограмму А избыточной). л ч 17 закрьгг (выборка признана циклическ ого опроса входных каналов с ана- 2 из ыточнои). В последнем случае осущест«лизом избыточности ка " б, — тато а а вляется вывод на а каждои вы орки, под— адресный регистр 7 коммупрограмма А, . а имеет начальный адрес "а" и и т., В татора адреса следующего входного канала заканчивается к омандои. езусловной пере— и т. д. случае обнаружения неизбыточной дачи управления

p — выборки в адресный регистр 5 записывает« пения по адресу "а"; набор подпрограмм В . ся адрес входного канала, по которому пос, каждая из которых содержит З0 т перечень о тупила неизбыточная выборка, равный наоперации, выполняемых устройством чальном а при обнаружении неизбыто из ыточнои выборки по чальному адресу соответствующей подпролюбому из входных каналов, опрашиваемых в процессе в пт лнения под ограммы А начальный адрес кажд и и подпрограмм В ствии. запись в оперативный запоминающий блок 9 в участок хранения служебной инфорбора заканчивается командой безусловно" передачи управления по адресу "а"; подпрэпо входному каналу, по адресу, установлена «40 го запоминающего М, путем открывания ключа 28 и подачи сигнала, включа щ о

// бя перечень операций выполняемых устрой

cTBQM IIpH обнаружении неизбыточной ыбор4 ветствующего командно о выход олока 4;

my ca KoMa gof3 безусловной перед чи а управления по адресу "а". ного запоминающего блока 9 адреса ного канала, по которому получена неиэбыточТаким образом, после выполнения любой ная выборка, с адресного регистра 7 комиз подпрограмм (A, В ° и/ или С) в о/ ) в про- д> мутатора путем подключения его через ключ цессе работы устройства осуществляется пе- 26 к информационному входу оперативного

pexog к подпрограмме А. запоминающего блока 9; запись в буферный

В процессе выполнения подпрограммы А участок блока 9 значения неизбьггочной выу тора путем подосушествляется последовательное выполне — борки с выхода комм тато а 6 ние следующих операций: передача через бй ключения его через ключ 28 к информационключ с информационного выхода блока ному входу блока 9; запись в буферный учао4 на адресный егист 7 р р коммутатора ад- ток блока 9 значения числа, идентифицирук реса входного канала и передача полученной щего величину текущего времени в устройстве и хранящегося в одной или в нескольблока 8; передача через ключ 29 с инфор 60 ких ячейках участках хранения служебной

521 588 информации оперативного запоминающего блока 9, путем подключения выхода этого блока к его числовому входу через ключ 25.

Выполнение последних трех операций осуществляется с помощью специальных прог-5 раммных блоков, входящих в состав выполняемой подпрограммы В и имеющих своей целью размещение записываемых чисел (адрес канала, по которому получена неизбыто пыя выборка, значения самой выборки Я и значения текущего времени ее обнаружения) в ячейки буферного участка памяти блока 9 с последовательно возрастающими адресами. Действие этих блоков основано па использовании текущего адреса записи (ТАЗ), хранимого в одной из ячеек участ ка памяти блока 9, причем в процессе записи любого числа в этот участок осуществляется выполнение следующих операций; передача с блока 4 через ключ 29 адреса ячейки, в которой хранится значение ТАЗ, в адресный регистр 10 оперативного запоминающего блока; считывание значения ТАЗ и передача его с выхода блока 9 черезключ

18 в индексный регистр 12," передача значения ТАЗ из индексного регистра 12 через ключ 30 в адресный регистр 10 оперативного запоминающего блока, если при этом значение ТАЗ содержит хотя бы один разряд, не равный единице, т. е, ТАЗ не 30 равен конечному адресу буферного участка памяти блока 9. на выходе дешпфратора 13 единичного набора присутствует разрешающий сигнал, открываюший ключ 22, в результате чего сигнал с выхода блока 4, осуше- 35 ствляюший перепись ТАЗ из индексного регистра 12 в адреспьп регистр 10 оперативного запоминаю|пего блока, поступает на счетный вход индексного регистра 1 2," задним фронтом этого сигнала осуществляется 40 увеличение значения ТАЗ, записапцого в индексном регистре l 2, на единицу, т. е, выполняется операция индексации ТЛЗ; запись числа, поданного на информационный вход оперативного запоминающего блока 9, 4á в ячейку с адресом, равным неиндексиро— ванному значению ТАЗ, записанному в ад— ресйом регистре 10; вновь передача с блока

4 адреса ячейки, в которой хранится зна— чение ТЛЗ, в адресный регистр 10 опера— тивного запоминающего блока через ключ

29 и запись индексированного значения ТАЗ из индексного регистра 12 в эту ячейку через ключ 24 и подача на управляющий вход блока 9 сигнала с выхода блока 4, включающего режим записи.

В случае, если осуществляется запись в буферный участок памяти блока 9 нескор ких чисел подряд, передача значения ТАЗ из блока 9 в индексный регистр 12 осушествляется только перед записью первого из этих чисел, а запись в блок 9 индексированного соответствующее количество раз значения ТАЗ с индексного регистра 12 - только по окончании записи всей группы чисел.

Начальное значение ТАЗ, равное m + 1 вводится в блок 9 пз блока 4 при включении устройства, Таким образом, в процессе работы устройства осуществляется последовательное заполнение буферного участка памяти блока

9 информацией, подлежащей выводу в канал связи. Емкость этого участка выбирают из условия того, что в промежутках между двумя смежнымп сеансами вывода информаш1и в канал связи общее количество инфор.;ыцип, помещаемой в буферный участок, не превысит его емкости. В случае, если по непредвиденным обстоятельствам объем информации, направляемой в буферный участок памяти блока 9, превысит его емкость, индексация ТАЗ прекращается, как только его значение становится равным значению 1, т. е. содержащим "единицы" во всех раз— рядах. В этом случае при записи такого значения ТАЗ в индексный регистр 12 на выходе дешифратора 13 единичного набора появляется сигнал, запирающий ключ 22 и исключающий тем самым прохождение сигнала с выхода блока 4 в момент перезаписи значения ТАЗ из индексного регистра 12 в адресный регистр 10 на счетный вход индексного регистра 12. При этом, очевидно, индексация значения ТЛЗ прекращается, и запись всей последующей информации производится в ячейку с адресом tl оперативного запоминающего блока 9.

Таким образом, исключается возможность искажения информации, содержащейся в участке хранения служебной информации блока 9 в случае переполнения буферного участка за счет присвоения ТАЗ значений, соответствующих первому участку.

В процессе выполнения подпрограммы В1 могут выполняться также следующие операции: последовательная передача с блока 4 адресов входных каналов, по которым дол— жен быть произведен дополнительный сбор информации, на адресный регистр 7 коммутатора через ключ 16 и записи полученных значений выборок с выхода коммутатора 6 в буферный участок блока 9 по ТАЗ; задание времени проведения очередных измерений по любому из входных каналов путем прибавления к числу, идентифицирую лему значение текущего времени, хранящемуся в блоке 9 и вводимому в блок 11. через ключ

23, числа, определяющего требуемую задержку в ь: полнения этих изм ер ений по отноше—

521 588 нию к моменту получения данной неизбыточной выборки, выраженную в единицах отсчета текушего времени, вводимого в блок 11 с блока 4 через ключ 21, и последующей записи результатов суммирования через ключ

27 в отведенные для этого ячейки участка хранения служебной информации блока 9, адреса которых через ключ 29 предварительно вводятся в адресный регистр 10 этого блока с информационного выхода блока 4.

Каждая из программ Е> заканчивается выполнением команды бе аусловной передачи управления по адресу а выполняемой путем передачи значения адреса О. с информа— шюнного выхода блока 4 через ключ 20 на адресный регистр 5, В процессе работы устройства происходит периодическое изменение сигнала на выходе коммутатора 6, к которому подключен выход генератора 1, что воспринимается устройством как получение избыточной выборки по этому каналу. В этом случае осушествляется передача адреса с адресного регистра 7 коммутатора через ключ 17 в адресный регистр 5 и .переход к выполне —.

28 нию подпрограммы С, При выполнении подпрограммы С осуществляется сначала суммирование числа, идентифицируюшего значение текушего времени и хранящегося в блоке 9, с константой, вводимой в блок 11 с информационного выхода блока 4, причем результат суммирования помешается в те же ячейки участка хранения служебной информации блока 9.

Лалее подпрограммой С осушествляется вь полнение следующих операций: последователь- З ное сравнение чисел, иденъифицируюших время выполнения измерений по различным входным каналам, записанных в определенных ячейках блока 9, с числом, идентифицируюшим значение текушего времени, путем за40 дания адресов соответствуюших ячеек в адресный регистр 10, ввода содержимого этих ячеек в блок 11 и задания режима ".срав— нения" - блок 11 сигналом с выхода блока

4; в случае, если сравниваемые числа равны (на выходе блока 11 — запрешаюший сигнал, ключ 19 — закрьгг), продолжается выполнение программы в естественном порядке, т. е. описанным выше путем осушест— вляется выполнение измерений по тем каналам, для которых определена необходимость выполнения измерений, с записью значений адресов этих кана.лов и полученных выборок в буферный участок памяти блока 9 по ТАЗ; в случае, если сравниваемые числа не равны (на выходе блока 11-разрешаюший сигнал и ключ 19 — открыт), передача адреса из блока 4 через ключ 19 в адресный регистр 5 и переход к другой части подпро69 граммы С (апример, к сравнению другой уставкп, записанной соответственно в другой ячейке блока 9, с числом, идентифицируюшим значение текушего времени). В случае, если в процессе выполнения подпрограммы

А устройством будет принята неизбыточная выборка от какого-либо из датчиков, свидетельствуюшая о возникновении проводящего состояния канала связи, или в процессе выполнения подпрограммы С будет установлена необходимость по времени вывода накопленной в буферном участке памяти блока 9 информации, устройством осуществляется переход к подпрограмме вывода информации, заключаюшейся в выполнении следуюших операций: передача с информационного выхода блока 4 адреса ячейки памяти блока 9, в которой хранится значение текущего адреса считывания (ТАС), на адресный регистр

10 через ключ 29; считывание значения

ТАС и передача его с выхода блока 9 в индексный регистр 12 через ключ 18; перезапись значения ТАС из индексного регистра

12 в адресный регистр 10 с одновременной индексацией TAG в индексном регистре 12 тем же путем, что осушествлялась индексация ТАЗ; считывание числа из ячейки буферного участка памяти блока 9 с адресом, равным ТАС, и передача его в регистр сдвига 14 через ключ 15, после чего это число в последовательном коде выводится из регистра 14 через выход 32 устройства в канал связи.

В качестве начального значения ТАС выбирается, как и в случае ТА3, адрес m+ i.

Во время вывода числа из регистра 14 устройством с помощью уже описанных выше приемов осуществляется перезапись индексированного значения ТАС в блок 9 и затем его сравнение в блоке 11 либо со значением адреса 21, вводимым в блок 11 через ключ 21 из блока 4, либо со значением ТАЗ, записанным к началу момента вывода информации из буферного участка памяти блока 9, Если в результате этого сравнения блоком 11 будет установлено неравенство срав жваемых адресов, что означает, что TAC в процессе индексации еше не достиг значения ТАЗ или и на выходе блока 11 появляется разрешающий сигнал, ключ 19 открывается и в адресный регистр

5 из блока 4 вновь вписывается начальный адрес подпрограммы вывода информации.

После этого осушествляется вывод из буферного участка памяти блока 9 на регистр 14 очередного числа, ТАС вновь индексируется в индексном регистре 12 и т. д В случае равенства ТАС значению ТАЗ или тп на выходе блока 11 формируется запрешаюший сигнал, закрывающий ключ 19, в результате чего осуществляется переход к очередной команде псдпрсгра лмы вывод;*., в качестве

521 588 которой записана команда безусловной пер дачи управления по адресу, т. е. выполнение подпрограммы вывода информации оканчивается и осуществляется переход к подпрограмме А.

Формула изобретения

Устройство для передачи телеметрической информации, содержащее коммутатор, первый вход которого соединен со входом устройства, адресный регистр коммутатора, выход которого подключен ко второму входу коммутатора и через первый ключ — к первому входу адресного регистра управления, генераторы импульсов, выход первого из которых подключен ко входу распределителя тактовых импульсов, выход второго — к третьему входу коммутатора, оперативный запоминающий блок, вход которого соединен с выходом адресного регистра оперативного запоминающего блока, информационный вход через второй ключ соединен с выходом коммутатора, блок анализа, входы которого соединены соответственно с выходами комму— татора и оперативного запоминающего блока, выход подключен к соответствующему входу первого ключа, блок вычислений, первый вход которого через третий ключ соединен с выходом оперативного запоминаю— щего блока, управляющий выход через четвертый ключ соединен со вторым входом адресного регистра управления, информационный выход через пятый ключ подсоединен к информационному входу оперативного запоминающего блока, блок управления, первый вход которого подключен к первому выходу распределителя тактовых импульсов, второй вход - к выходу адресного регистра управления, информационный выход через шестой ключ соединен со входом адресного регистра коммутатора, через седьмой ключ — со

12 вторым входом блока вычислений, через восьмой ключ — с первь1м входом адресного регистра оперативное запоминающего блока, через девятый ключ - с третьим входом адресного регистра управления, соот— ветствующий вход четвертого ключа соединен с информационным выходом блока управ» ления, выход оперативного запоминающего блока через десятый ключ соединен со своим информационным входом, управляющие входы упомянутых ключей., адресного регистра управления, оперативного запоминающего блока и блока вычислений соединены с выходом блока управления, о т л и ч а ю ш е е— с я тем, что, с целью упрощения и повы.— шения коэффициента использования оборудования устройства, оно содержит индексный регистр, регистр сдвига, дешифратор единичного набора и дополнительные ключи npuf чем управляющий вход регистра сдвига подключен ко второму выходу распределителя тактовь х импульсов, вход через .эдиннадцатыи ключ соединен с выходом оперативного запоминающего блока, выход подключен к выходу у тройства, первый вход индексного регистра. через двенадцатый ключ соединен с выходом оперативного запоминающего блока, выход подключен ко входу дешифратора единичного набора, а через тринадцатый ключ соединен с информационным входом оперативного запоминающего блока и через четь1рнадцатый ключ — со вторым входом адресного регистра оперативного запоминаю— и„ его блока, выход дешифратора единичного набора через пятнадцатый ключ подсоединен ко второму входу индексного регистра, информационный вход оперативного запоминающего блока через шестнадцатый ключ сое— динен с выходом адресного регистра коммутатора, управляющие входы ключей с одиннадцатого по шестнадцатый соединены с выхо— дом блока управления, 521588

Составитель А, Жеренов

Редактор С. Тюрина Техред Л, Богдан Корректор - л.

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Заказ 4672/533 Тираж

LIHИИПИ Государственногo комитета по делам изобретений

1 1 3 О 3 5, Москва, Ж-3 5, Раушска я

Подписное

Совета Министров СССР и открытий наб., д. 4/5