Устройство временной ступенчатой коммутации

Иллюстрации

Показать все

Реферат

 

т.; .. Ь .: .,т c I!».оитоНЕЗ Д титЕ1"-. „i,: Il. : . ". :1:1наий тнД„ОС ГрИЕ11т дз {{ ътеи: ив .:..:,:-,: 5.--.:,:-. с,н

Фрин{ т»1,:",,;" ..Г-.

- - - 1 ! б тт стРс"Й :, т ВО ВРЯментт:.::,1; т уп).;утт,тдт

1»QMl4Ú Ã.À ..»".:стемаль, ИЗВЕ(.". r= С 1тт ОАСГ "i < {Г .!-.,i ":Я СТУИЕН та ГОН КО5!I;,.; т:-* ., »И СОДЕ1 -,К --ЩЕЕ ДВЕ НЕГ{И КОЩт

» Дутании, Ка ф Даи ИЗ Ко ГOpI!ITi COCTO+T ИЗ ЛО»

СЛЕДОВаТЕjl- БО СтОЕДИНННЫХ ВХОДНОЙт 11РОМЕ 1отТС,- НОИ g B ).. - Одт(зтт;-"-;- -;т т,-.тГЕИ „тн-,:т -, ъ{т,т ВКОД,, Еаи .Т1тПе. Ь .1 с: i i "..Лт:1 =; Г. »Нкй,и}. т». "Иоти1 ) та-"

1 ОРО, Г, -.;-;,»;.:-;Д :;-тит:,, -,:.11,,: т;ут „.;тт:;;,,1;,(„-,; !I т» От,: .;;."

Гтроме 1 . Cтщая С :; " .ii:,ть ь = i.! Наа с:= -. . ттОЧНЬХ

Кот,ЯУТН.. PCI С 2,Р Ы .OII .:,.- I !T "-.;,ЫОГта1,1И,.

МЕ 1 О. ., - -: :1.: Ь И "%-.Гт !. .Г!Й К. т : т;"." Т .12 тс1Ъ ти-йн о ГИ. ., „:;„ -*,а." .-,, »:,,:,-, . т,,.т б,т,СГ,-тт,-;тт ОНО:-ДЕЛ Е тфт ".:": ",—. 1ИЛ. :g ÚOÜ,",»T!.". I !T J i,!! É МЕглд / Однт1т! ьх:.тд:ты и ка".EIL;: либо вт-,гкодаи cBOT=-.ü!Iû. ,.О,тГИ зтото B устр йстве нентральньй блок

:-.=;апох{инаниа занятосГи подключен к обеим

НЕПИМ КОМ{1УТаДИИ И ВЫИОЛНЕН На 2 (P т1-) . ЛОВ ИЗ 3 ., ДБОИтП1ЫХ ЭЛЕМ ЕН ГОВ СООТВЕТC I" —

1"тта . . . "-тЬГКОДВЪЙ4 ЛИНИЯ1,1 ВХОДНЫХ КОММ1 а=

T Р" 1 т -! :::::-та т О " «,.т СЛОВ ИЗ 3 2 ДВОИ !: Ы ;

::— :а =.1 .Е...:;Ы. COОТВЕI CТВУ1..ГИИХ ВЫХОДНЫМ ть Н -::Н:. . i p .1т» .„У;т . C=lil» IÕ КОМЬ1 fT i .трОГт, Ири»ГОМ Ы!OK

=ЛО . " =-«!<.- .X О:ЕРаНИЙ РЕ НЕННИ И УИРаВЛЕ -1-т:-Р"=.т ИСТР ДРЕСан -". ВГ1""ОДНН1 "" --" тт Н т г;-.- т,;HOfi ИНЕ1тн - тт дн,;: О6031 й-;З

Г,: И д; — 1т ; тГ Oy!11!gyTyIII I»i II ОГор Отт Нри11НДЛС11т Т"

I».-,:.,::.:Но.":. Ъ Омъ;УтаТОР ИРИс!Е1,.! ПВОИЧНая чт тЕ т.I . . ..";..:;. ИН =:Нт» C B. i,.Ono! ОДНОГО ИЗ ДОНОЛНИТЕ7ТЬ» -1:."". 1 :ЕГИСТРОЗ,, СОЕДИНЕННОГО С РЕГИСТРОМ

;;ДР,-, - В-..ДНЬГХ И BbIXi»ННЫХ ".ОММУТНТОРОВ

:,ентрал-.-.:-;-. блока заноминания за11ятост".

11 1,".=Г "li . ООМ ДЛЯ Обе Зна НЕННИ ЫЕ1ти КОМ;y-! Л -., т .О TON Гфина{.т;!62ÊÈT Н(1ОМИК1тто т. .Т О, .О»- ИНЕННГт1Д C РЕГ ИС-1 ОО "

«Д;. 1 . т.,:. Г,. - : Е:i;!» ОНН" -: О ЕО1.;!11!VTBTOpB тНЕН»р : "»В

НО; .O::,: О Г За йотами»т:. а1НРЯ З=: n:» TOCTÈä ГНИ S. Oã между центральным блоком запоминания за.— нятости и блоком логических операций ре— шения и управления включены последовательно цепь выбора временного канала и регистр для обозначения входной или выходной ли— нии промежуточной ступени, а при соответ ствии каждого слова центрального блока запоминания занятости одной схеме совпаде— ния с несколькими входами, все схемы совпадения содержат по пять входов, при этом © каждый из входов соединен с регистром адреса центрального блока запоминания занятости, причем первый вход соединен с вы— ходом двоичной ячейки для обозначения пепи коммутации, к которой принадлежит Нромежуточный коммутатор; второй вход соединен с выходом двоично-десятичного дешифратора, соединенного с регистром адреса промежуточных коммутаторов; третий вход соединен с выходом двоично-десятичного дешифратора, соециненного с регистром адреса входных или выхоцных коммутаторов; четвертый вход соединен с выходом регистра для обозначения вхоцящей или выходя—

IIIeN линии; пятый вход соединен с выходом регистра для обозначения цепи коммутации, к которой принадлежит входной или выход— ной коммутатор.

На чертеже приведена блок-схема пред3О лагаемого устройства.

Устройство временной ступенчатой коммутапли содержит две цепи 1 и 2 коммутапли, каждая из которых состоит из последовательно соединенных входной 1-1 и 2-1, 35 промежуточной 1-2 и 2-2 и выходной 1-3 и 2-3 ступеней, причем входная 1-1 и 2-1 ступень состоит из р входных 1-1-1, 11-р и 2-1-1, 2-1-р коммутаторов с и входящими линиями и m HbI QIIHMH; промежуточная 1-2 и 2-2 ступень — из тп промежуточных 1-2-1, 1-2- III и 2-2-1, 2-2-m коммутаторов с 2р входами и II, выходами; выходная 1-3, -3 ступень — из выходных 1-3-1, 1-3- g и 2-3-1, 2-3- q, коммутаторов с m входами и и выходными линиями; кроме того„каждый входной коммутатор 1-1-1, 1-1-р дополнительно соединен с промежуточными 2-2-1, 2-2- m коммутаторами второй цепи 2 коммутации„ -6 а также блок 3 логических операций реше— ния и управления и центральный блок 4 запоминания занятости, подключенный к обеим цепям 1,2 коммутации и выполненный иа

2 (р FI) слов из 32 двоичных элементов, соответствующих выходным линиям входных

1-1-1, -1-р и 2-1-1, 2-1-ч коммутатс ров, и на 2 (q, ° m) слов из 32 двоичных элемен гов, соответствуюших выходным линиям промежуточных 1-2-j., 1 — 2- m и 2-2-1, 22- XII KQMM/THTQpoH, HpB этом блок 3 JIQ = гических операщж решения и управления содержит регистр 3-1 адресации выходных коммутаторов с двоичной ячейкой 3 -1--1 дйя обозначения цепи коммутации, которой принадлежит выходной 1-3-1, 1-3- q, и 2-3 -1, 2-3- ф коммутатор, причем двоичная ячей-= ка 3-1-1 соединена с входом одного из дополнительных регистров 3=1-2, соединеннс

I Q с регистром 4-1 адреса входных и вы—

ХОдных KQMM BTopoB центральнОРО блОка 4

ЗаПОМИНаНИЯ ЗаНЯтОСтИ И С РЕРИСтРОМ

Л для обозначения цепи коммутации, к кото-рой принадлежит промежуточный 2-:2-1 или

"-2- тп коммутатор, соединенный с регистром 4-3 адреса промежуточного коммутато-ра центрального блока 4 запоминания заня— тости, при этом между центральным блоком

4 запОминания занятости и блОкОм 3 лОгических операций решения и управления включены последовательно цепь выбора 5 времен-ного KBHBHB H регистр 6 для GGQBHB ения входной или выходной линии промежу I QHIIQÉ

1-2 и 2-2 ступени, а при соответствии каж=дого слова центрального блока 4 запоминания aaHHTGcти одной схеме 7-1 совпадения с несколькими входами„все схемы 7-1,...1

7-п совпадения содержат цо пать входов, при &TOM каждый BB BxoIIGB соединен c pe гисчром 4=-4 адреса центрального блока 4 запоминания занятости, причем первый вход соединен с выходом двоичной ячейки 3-1 -L цля Обозначения цепи кОммутации к котО рой принадлежит- промежуточный 1-2-1, 1—

2- п. и 2-2-1, 2"-2- мкоммутатор," вто— рой вход соединен с в.ылоцом двоично-десятичного дешифратора 8, соединенного с регистром 4-3 адреса промежуточных коммутаторов; третий вход соедиьен с выходом двоично-десятичного дешифратора 9, соециненного с регистром 4-1 eqpeca входных

MJfB выходных коммутаторов; четвертый вхоц соединен с выходом регистра 6 цля обозначения входящей или выхадяшей линии; пятый вход соединен с выходом регистра 4=- 2 для обозначения цепи коммутации, к которой принадлежит входнсл 1-1-=1 или выходной 1"-3 =

-1 коммутатор.

Устройство работает следующим образом.

Блок 4 запоминания занятости получает от центрального вычислителя выходного коммутатора 1-3-1, 1-3- g или 2-3-1, 2-3номер входного коммута..ора 1-1-1,„

1-1-р или 2-1-1, 2-1-р, пос- его определяется номе;1 промежуточного коммутатора

2-2-1, 22-2- I|II „Номен пинии подготовки соединения определяется номером входного коммутатора 1 — 1-1, 1-1-р или 2-)-1, 2-"1-р, соединяемого о промежуточным ком— промежуточного коммутатора центрального блока запоминания занятости, при етом между центральным блоком запоминания занятости и блоком логических операций решения управления включены последовательно цепь выбора временного канала и регистр для обозначения входной или выходной линии промежуто пц и ступени, априсоотчетствии каждого слова центрального блока запоминания за.— нятости одной схеме совпадения с несколькими входами, все схемы совпадения содержат по пять входов, при етом каждый из входов соединен с регистром адреса цен— трального блока запоминания занятости, д причем первый вход соединен с Выходом двоичной ячейки для обозначения Klieg ком:= мутации, к которой иринадлмяг: промажу = .. точный коммутатор; второй вход соеды ен с выходом двоично=десятичного дещифратора, соединенногG с регис-хром адреса промежухоч= ных коммутаторов; третий вход соединен с выходом двоична-десятичного дешифратора. соединенного с регистром адреса входных или выходных коммутаторов," четвертый вхо, соединен с выходом регистра для обозна:-ен :;: входящей линии или выходящей линии, пятый вход соединен с выходом рвгк:-стра для од качения цепи коммутации, к которой принад" лежит входной или выходной коммутатор., Составитель О, Тихонов

Резак: ор Т„Иванова ТехредМ. Левипкал Корректор Т. Кравченко аква 396 /343 Тарам 884 Подписное

ЫНИИИЙ ссуиарстьенного комитета Совета Министров СССР

Do gei BLi иаобретеи =:й и GTKp" тий

1.1.3635 Москва,, Ж--35, Раушскам нао,„. д, 4/5

Ф нас ый 1 1ГИ Йатеиx, Г. УИГорсд y :. Г1,эоек иай, 4