Счетчик по модулю 4

Иллюстрации

Показать все

Реферат

 

:,С. гl,„,,; 1 ,1бя, отека 9E " о и и -н-и-еИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1п 523529

Союз Советских

Соцналистнческнх

Ресоублнк (61) Дополнительное к авт. свид-ву (22) Заявлено 04.04.72 (21) 1767202/21 с присоединением заявки № (23) Приоритет

Опубликовано 30.07.76. Бюллетень № 28

Дата опубликования описания 15.09.76 (51) М. Кл.2 Н ОЗК 23/02

Государственный комнтет

Совета Министров СССР по делам изобретений н открытий (53) УДК 621.327.322 (088.8) (72) Авторы изобретения В. А. Шубарев, Ю. С. Крылов, И. М. Лазер, А. И. Кулешов и Ю. В. Азаров (71) Заявитель (54) СЧЕТЧИК ПО МОДУЛЮ 4N

Изобретение относится к вычислительной технике и дискретной автоматике и может использоваться при построении больших интегральных схем.

Известны счетчики по модулю 4N (где

N = 1, 2, 3 ...), содержащие двухтактные сдвигающие регистры, построенные из основных и вспомогательных RS-триггеров на логических элементах «И — ИЛИ вЂ” НЕ» (1).

Известен также счетчик по модуля 4 1Ч в логическом базисе «И вЂ” ИЛИ вЂ” HE» (где N=

1, 2, 3 ...), содержащий коммутационный RSтриггер с 2N вентилями записи единицы, 2N вентилями записи нуля и двумя вентилями памяти, по одному в каждом плече, и двухтактный сдвигающий регистр с основными и вспомогательными MRS-триггерами, в котором единичный выход последнего RS-триггера соединен с первым входом вентиля записи нуля первого MRS-триггера, а нулевой выход последнего RS-триггера соединен с первым входом вентиля записи единицы первого RS-триггера, причем счетный вход устройства соединен с входами вентилей памяти коммутационного

RS-триггера и с вторыми входами вентилей записи нуля и единицы RS-триггеров сдвигающего регистр а (2) .

Цель изобретения — упрощение схемы счетчика по модулю 4 Х

Это достигается тем, что в предлагаемом счетчике входы вентилей записи единицы плеча коммутационного RS-триггера, выход которого соединен с третьими входами вентилей записи нуля и единицы нечетных триггеров сдвигающего регистра, соединены попарно с разноименными выходами каждого нечетного триггера и смежного старшего четного триггера сдвигающего регистра, а входы вентилей записи нуля плеча коммутационного RSтриггера, выход которого соединен с третьими входами вентилей записи нуля и единицы четных триггеров сдвигающего регистра, соединены попарно с разноименными выходами каждого четного триггера и смежного старшего нечетного триггера сдвигающего регист15 ра и попарно с одноименными выходами последнего и первого триггеров сдвигающего регистра.

На чертеже приведена схема предлагаемого счетчика.

20 Счетчик по модулю 4 N (N=1, 2, 3 ...) содержит 2N+1 RS-триггеров, выполненных на логических элементах «И — ИЛИ вЂ” HE». Один из RS-триггеров 1 (коммутационный) содержит 2N вентилей записи единицы, 2N венти25 лей записи нуля и два вентиля памяти, по одному в каждом плече. Остальные RS-триггеры 2 образуют двухтактный сдвигающий регистр с основными и вспомогательными триггерами, в котором единичный выход послед30 него RS-триггера соединен с первым входом вентиля записи нуля первого RS-триггера, а

523529

3 нулевой выход последнего RS-триггера соединен с первым входом вентиля записи единицы первого КЬ-григгера. Каждый 1 5-триггер сдвигающего регистра имеет по одному вентилю записи единицы и нуля. Счетпыи вход

3 устройства соединен с входами вентилей памяти коммутационного триггера и с вторыми входами ьентилей записи нуля и единицы RS-триггеров сдвигающего регистра.

Третьи входы вентилей записи нуля и единицы нечетных RS-триггеров регистра соединена с одним из выходов коммутационного триггера, а третьи входы вентилей записи нул» и единицы четных ЯЗ-триггеров регистра соединены с другим выходом коммутационного ЙЬтриггера. Входы вентилей записи единицы плеча коммутационного триггера, выход котовентилей записи нуля и единицы не етных триггсров регистра, соединены попарно с разноименными выходами каждого нечетного триггера и смежного старшего четного триггера регистра, а входы вентилей записи нуля плеча коммутационного триггера, выход которого соединен с входами вентилей записи нуля и единицы четных триггеров регистра, соединены попарно с разноименными выходами каждого четного триггера и смежного старшего нечетного триггера сдвигающего регистра и попарно с одноименными выходами последне; о и первого триггеров сдвигающего регистра.

Счетчик по модулю 4 Л работает следующим образом, При поступлении счетного импульса переключается только один RS-триггер регистра, выбор которого опреде ancTea cocTosrrusev предыдущего

RS-триггера. После окончания счетного импульса коммутационный триггер переключается в новое состояние, в соответствии с новым состоянием сдвигающего регистра, осуществляя «перехват» состояния. Счетчик осуществляет счет по модулю 4N в циклическом кодс с увеличением от О до 2N и последующем уменьшении от 2У до О количества единиц в изображении чисел от О до 4N.

Формула изобретения

Счетчик по модулю 4N в логическом базисе «И вЂ” ИЛИ вЂ” HL» (где N=1, 2, 3 ...), содержащий коммутационный RS-триггер с 2Ж вентилями записи единицы, 2V вентилями записи нуля и двумя вентилями памяти, по одному в каждом плече, и двухтактный сдвигающий регистр с основными и вспомогательными RSтриггерами, в котором единичный выход последнего RS-триггера соединен с первым входом вентиля записи нуля первого RS-триггера, а нулевой выход последнего RS-триггера соединен с первым входом вентиля записи единицы первого RS-триггера, причем счетный вход счетчика соединен с входами вентилей памяти коммутационного RS-триггера и с вторыми входами вентилей записи нуля и единицы RS-триггеров регистра, отличающийся

20 тем, что, с целью упрощения устройства, входы вентилей записи единицы плеча коммутационного RS-триггера, выход которого соединен с третьими входами вентилей записи нуля и единицы, нечетных триггеров сдвигаю25 щего регистра, соединены попарно с разноименными выходами каждого нечетного триггера и смежного старшего четного триггера

c„-вигающего регистра, а входы вентилей записи нуля плеча коммутационного RS-тригЗО гера, выход которого соединен с третьими входами вентилей записи нуля и единицы четных триггеров сдвигающего регистра, соединены попарно с разноименными выходами каждого четного триггера и смежного стар35 шего нечетного триггера сдвигающего регистра и попарно с одноименными выходами последнего и первого триггеров сдвигающего регистра.

40 Источники информации, принятые во впимание при экспертизе.

1. 3. Л. Рабинович. Элементарные операции в вычислительных машинах. Киев, «Техника», 1966, стр. 129 — 131.

45 2. М. А. Карцев. Арифметика цифровых машин. М., «Наука», 1969, стр. 243 — 247 (прототип).

Редактор Е. Караулова

Составитель Самохин

Техред М. Семенов

Корректор Л. Котова

Заказ 2375/7 Изд. № 1549 Тираж 1029

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Подписное