Устройство для контроля матриц памяти
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено 11.03.75 (21) 2112673/24 с присоединением заявки №(23) Приоритет(43) Опубликовано05.08.76.Бюллетень № 29 (45) Дата опубликования описания19.10.76
Союз Советских
Социалистимеских
Республик (") 52%227 (51) М. Кл.е
G 11 С 29/00
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (Sa) УД1< 681.327.17 (088.8 ) (72) Авторы изобретения
B. С. Голоборщенко, В, М. Силуянов и А. В. Леневич (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ MATPNU ПАМЯТИ
Изобретение относится к ЗУ и может быть использовано при изготовлении и контроле матриц оперативной памяти.
Известны устройства для контроля матриц памяти (1, 2, 3).
Одно из них содержит двухкоординатный самописец в качестве регистрирующего прибора (11. Это устройство позволяет получить лишь границу области работоспособности, не давая никаких сведений о непосредсг-щ венно прилегающих к ней участках области неработоспособности.
Другое известное устройство для контроля матриц памяти содержит электроуправляемую пишущую машинку $2), Однако быстро- 5 действие такого устройства недостаточно, а функциональные возможности блока печати использованы неполностью, Наиболее близким техническим решением к данному изобретению является устройство 0 для контроля матриц памяти, содержащее генераторы ступенчатых напряжений, блок печати, блок управления печатью, блок выявления сбоев, элемент "И", триггер и блок управления (2).
Малая скорость работы этого устройства обусловлена тем, что в нем не осуществляется возврат каретки блока печати за областью неидентичности запоминающих элементов матрицы. Областью неидентичности запоминающих элементов матрицы считается часть области неработоспособности, в каждой точке которой число сбоев не превышает числа запоминающих элементов, подлежащих возможной замене.
Целью изобретения является устранение этого недостатка, т.е. повышение быстродействия устройства.
Поставленная цель достигается тем, что предложенное устройство содержит счетчик и дешифратор, выходы которого подключены ко вторым входам элемента "И" и триггера, а вход — к входу блока управления печатью и выходу счетчика, вход которого подключен к выходу блока выявления сбоев.
Это позволяет печатать область неработоспособности знаками, соответствующими числу сбоев, определять ширину области неидентичности запоминающих элементов матрицы и осущесгвлять возврат каретки блока печати каждый раз, когда в обласги нерабогоспособносги число сбоев, возрастая, превышает число запоминающих элементов, подлежащих возможной замене. 5
На чертеже изображена структурная схема усгройства.
Устройство содержит генераторы ступенчатых напряжений 1 и 2, блок 3 управления печатью, блок печати 4, блок 5 выявле- 1О ния сбоев, блок управления 6, триггер 7, элемент "И" 8, контролируемую матрицу 9, счетчик 10 для подсчета числа сбоев и дешифратор 11.
Выход генератора 1 подключен ко входу ге- б нератора 2. Одни выходы генераторов соединены через. блок управления со входами блока выявления сбоев непосредсгвенно и через конгролируемую матрицу, другие— через блок управления печатью — со входом блока печати. Другой выход блока управления соединен с первым входом триггера, выход которого подключен к первому входу элемента "И", а его выход соединен с блс ком управления печатью и входом генерато- 5 ра 1. Выход блока выявления сбоев через счетчик связан с блоком управления печатью и дешифратором, один выход которого соединен со вторым входом триггера, а другой — со вторым зходом элеменга "И".
Устройство рабогает следующим образом.
Блок управления 6 выдает IIo программе один или несколько циклов "запись-считывание" информации по всем адресам конгрс лируемой матрицы 9. Записываемая и считываемая информации сравниваются в блоке выявления сбоев 5.
При совпадении записанной и считанной информации на выходе блока выявления сбоев появляется сигнал„когорый подается через счетчик на блок управления печатью, и блок печати огпечатает знак, например, определяющий рабогоспособносгь проверяемой магрицы. Эгот сигнал через дешифратор посгупает и на триггер 7, который устанавливается в единичное состояние.
При несовпадении записанной и считанной информации на выходе блока выявления сбоев появляются сигналы, когорые подсчитываются счетчиком и посгупаюг на вход дешифратора и в блок управления печатью, а оттуда на блок печати. В случае, когда на вход дешифратора поступает сигнал знака, определяющий число сбоев, большее чем число элементов, подлежащих возможной замене в этой матрице, сигнал с выхода дешифратора поступает через элемент "И", где на входе уже присугствует разрешающий уро- 6О вень с выхода триггера, на вход "установка в нуль" генератора 1 и устанавливает его в исходное (нулевое) сосгояние. Поступая также на вход генератора 2, этот сигнал изменяет его состояние на +1. Кроме того, поступая на вход блока управления печатью, этог сигнал осушесгвляет возврат каретки блока печати в исходное положение следующей строки. B результате отпечатывается обласгь работоспособности с прилегающей зоной неидентичносги, ограниченная знаками, которые определяются числом сбо ев, большим чем число элементов, подлежащих замене. Остальные знаки, определяющие неработоспособность проверяемой матрицы, на печать не выводятся.
По сравнению с известным устройством
131 в предложенном усгройсгве теоретически вдвое повышено быстродействие в случае, когда один или несколько запоминающих элементов, число которых не превышает числа элементов, подлежащих возможной замене, полносгью неисправны, и на 30-40% повышено быстродействие в случае, когда один или несколько запоминающих элементов, число которых не превышает числа элементов, подлежащих возможной замене, неидентичны, т.е, обладают худшими параметрами по сравнению с параметрами основной массы запоминающих элементов матрицы.
Формула изобретения
Устройство для конгроля матриц памяти, содержащее генераторы ступенчатых напряжений, выходы одного из когорых соединены соогветственно со входами другого генератора и блока управления печатью, а входы обоих генераторов соединены с выходом элеменга "И", к первому входу когорого подключен выход триггера, первый вход которого соединен с выходом блока управления, и блок выявления сбоев, о т л и ч а— ю ш е е с я тем, что, с целью повышения быстродействия ycTpoNcraa, оно содержит счегчик и дешифратор, выходы которого подключены ко вторым входам элемента "И" и триггера, а вход — ко входу блока управле« ни печатью и выходу счетчика, вход которого подключен к выходу блока выявления сбоев.
Источники, принятые во внимание при экспертизе:
1, Электроника, 1966, № 45, стр. 41.
2. Авт.св. ¹ 242969, М кл. G 11 С
29/00, 1968.
3. Лвт.св, N 464019, М, кл. G 11 С
29/00, 1972.
824227
° т
Составитель В. Ф. Рудаков
Редактор Л. Утехина Техред А. Богдан Корректор А. Гриаен"о
Заказ 4910/399 Тираж 723 Подписное
Ш ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул, Проектная, 4