Устройство для передачи разностных сигналов

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕНЛЬСТВУ

Союз Советских

Социалистических

Республик (») 527834 (61) Дополнительное к авт. свил-ву— (22) Заявлено 16.01.75 (2 .) 2098734/09 с присоединением заявки Ме (23) Приоритет (43) Опубликовано 05.09.76. Бюллетень _#_o 33 (45) Дата опубликования описания 31.01.77 (51) M. Кл."H 04 L 25/00

НОЗ К 13/22

Государственный комитет

Советв Министров СССР оо делам иаооретеннй и открытий (53) УДК

621.376.5 (088.8) (72) Автор изобретении

Р. T. Сафаров

Изобретеггие относится к техгпгке связи, может использоваться в аппаратуре передачи данных.

Известно устройство передачи разностных сигналов, содержащее анализатор знака, одни входы которого соединены с выходами преобразователя аналогкод, другие — с выходами сумматора, а соответствующие выходы подключены ко входам формирователя выходных сигналов, причем управляющие входы анализатора знака, преобразователя аналог-код, сумматора и формирователя выходных сигналов соединены с выходом синхрогенератора.

Цель изобретения — уменыпенне дисперсии ошибки аппроксимации.

В предлагаемом устройстве выходы анализатора знака подключены к одному входу коммутатора через последовательно соедзшеннг>ге элемент

ИЛИ и элемент задержки, а к другому — через управляющий блок, при этом управляюший вход коммутатора соединен с вьгходом синхронизатора, а выходы подключены к соответствующим входам сумматора, другие входы ког орого соединены с дополннтелыгылв! выходами управляющего блока, дог!от!!гите>гьгп,)й вход когорого соединен е другим выходол! анализатора знака. Управляк)щий блок состои! иэ выход!!о! о алел!с)п с! Из!И, к:)жды)! в ход )б) которого соедггг!ен со входами управляющего блока через соответствующие последовательно соединенные триггер и днфферендиругощую цепь, причем управляющий вход каждого тригтера соединен еп входом другого триггера и с дополнительным входом управ.гягощего блока через элемент ИЛИ, а другой выход каждого трггг гера подклк)чен к соответствующему дополнительному выходу управляющего блока.

Иа чертеже представлена структурная схема устройства.

Одни входы анализатора знака 1 соединены с выходами преобразователя аналог-код 2, другие с выходами сумматора 3, а соответствующие выхо. ды подключены ко входам формирователя выхолных сигггало;. 4, причем управляюгцие входы анализатора знака 1, преобразователя аналог-код 2, сум. матора 3 и формирователя выходных сигналов 4 п)едгне!!ы с выходами синхронизатора 5. При этом выходь! анализатора знака 1 подключены к одному входу коммутап)ра 6 через последовательно а)единенные элемент ИЛИ 7 и элелгент задержки 8, а к другому — через управляющий {л)ок 9. Управляющий вход коммутатора соединен с выхо)юм синхронизатора 5. а выхо lbl подклю k. llhl к и)!)твс !ствуюшим входам сумматора 3, другие вхсды которого соединены с дополнительными выходами управляющего блока 9. Дополнительный вход управляюптего блока соединен с другим выходом анализатора знака 1; управляющий блок 9 состоит иэ выходного элемента ИЛИ 9,, каждый вход которого соединен со входами управляющего блока 9 через соответствующие последовательно соединенные триггеры 9, 9э и дифференцирующую цепь 94, 9„причем управляющий вход каждого триггера 9„9э соединен со входом другого триггера и с дополнительным входом управляющего блока 9 через элементы ИЛИ 9, 9„а другой выход каждого триггера подключен к соответствующему дополнительному выходу управляющего блока 9.

Устройство передачи раэностных сигналов работает следующим образом.

Непрерывное сообщение A,(t), поступающее на преобразователь 2, преобразуется в параллельный код. Цифровой сигнал с преобразователя поступает на анализатор 1, на второй вход которого подается цифровой сигнал с сумматора 3. Анализатор 1 определяет знак разности Л поступающих на его вход сигналов, и при разности Ь Ф 0 формирователь 4 выдает в канал связи первую посылку. Сигналы со . знаком разности Ь > 0 и Ь < О поступают на коммутатор б через элемент задержки 8 и элемент

ИЛИ 7. Сигналы со знаком разности Л > О, Ь < 0 и

Ь = О поступают на блок 9, где запускают триггер9, через элемент ИЛИ 9, сигналом Ь > 0 и считываются сигналом со знаком разности r5, =О или

< О. Триггер 9э запускается через элемент

ИЛИ 96 сигналом Ь < 0 и считывается сигналом Ь =

0 или Ь > О. Сигналы с первых выходов триггеров 9q и 9З, подаваемые на сумматор 3, управляют сложением или вычитанием. Сигналы со вторых выходов триггеров 92 и 9э через дифферснцируюшие цепи 94 и 9, и элемснт ИЛИ 9, поступают на второй вход коммутатора 6. Ири этом на первый вход коммутатора попадают сигналы с синхронизатора 5, На выходах коммутатора 6 возникают подлежащие сложению сигналы различных весов. Поступакицие на сумматор 3 сигналы различных весов увеличивают записанное в нем число.

Формула. изобретения

1. Устройство передачи разностных сигналов, 10 содержащее анализатор знака, одни входы которого соединены с выходами преобразователя аналог-код, другие — с выходами сумматора, а соответствующие выходы подключены ко входам формирователя выходных сигналов, причем управляющие входы

13 анализатора знака, преобразователя аналог-код, сумматора и формирователи выходных сигналов соединены с выходом синхронизатора, о т л и ч а юще е с я тем, что, с целью уменьшения дисперсии ошибки аппроксимации, выходы анализатора знака

20 подключены к одному входу коммутатора через последовательно соединенные элемент ИЛИ и элемент задержки, а к другому — через у равляющий блок, при этом управляющий вход коммутатора соединен с выходом синхронизатора, а выходы

25 подключены к соответствующим входам сумматора, другие входы которого соединены с дополнительными выходами управляющего блока, дополнительный вход которого соединен с другим выходом анализатора знака.

30 2. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что управляющий блок состоит из выходного weмента ИЛИ, каждый вход которого соединен со входами управляющего блока через соответствующие последовательно соединенные триггер и диффе35 ренцирующую цепь, причем управляющий вход каждого триггера соединен со входом другого триггера и с дополнительным входом управляющего блока через элемент ИЛИ, а другой выход каждого триггера подключен к соответствующему

4О дополнительному выходу управляющего блока.

Гостав итал ь О. Ти конов

3 ехред О. Луговая

Коррекrop (Ыекмар

Редактор Б. Федотов

Закаэ 5330/89

Фини,<ц 1!П11 !1атснт", > Ъ ж<ор ц, уц Г11.с екд<ая. 4 1 нраж 864 11оцлисн< е

1!НИ!!ПИ Государе<венного ком<<ге<а (овета Министров ((СР но цслам и зобр<. <сина и откры п<й! 3038, < 1осква, )К 35, Раунд< кая наб., д. 4/5