Фазовый дискриминатор

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕ Н ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (»)530422 (61) Дополнительное к авт. свид-ву— (22) Заявлеио15.09.75 (21) 2172598/21 с присоединением заявки №вЂ” (23) Приоритет (51) И. Кл.

Н03. 2 13100

Гоеудерстеенный комнтет

Совете Мкинстров СССР по делам квооретеннй и открытий (43} Опубликовано 30,09.76.Бюллетень №36 (53) УДК 621.375..7 (088.8) (45) Дата опубликования описания 09.11.76

А, Е. Лутченко, P. И. Пелонннков, A. И. Полушкин, Е. М. Скороходов и Н. Г. Яковлев (72) Авторы изобретечия (71} Заявитель (54) ФАЗОВЫЙ ДИСКРИМИНАТОР

20

Изобретение относится к импульсной технике.

Известен фазовый дискриминатор, содержащий дискриминатор цифрового управляющего сигнала, генератор пилообразного напряжения, блок выборки и блок памяти сигнала (1).

Такой дискриминатор не обеспечивает достаточной точности дискриминации сигналов.

Известен также фазовый дискриминатор, содержаший две контролируюшие цепи, состоящие из делителя частоты, фазового дискриминатора, дифференциального интегратора, при этом фазовый дискриминатор состоит из бистабильного триггера, образованного перекрестно соединенными вентилями, делитель частоты также состоит из триггеров 21 Однако этот дискриминатор имеет сложную схему.

Наиболее близким по технической сушности к предлагаемому является фазовый дискриминатор, содержаший триггер R Ь типа, выполненный на двух многовходньас логических элементах "И-НЕ", одни входы которых соединены между собой и подключены к источнику опорного сигнала, вторые входы перекрестно соединены с выходами логических элементов "И-HE", а третьи их входы соединены с выходами двухвходовых элементов И-НЕ", входы которых подключены соответственно к выходам многовходовых логических элементов "И-HE" (31

Такой дискриминатор имеет относительно большую зону нечувствительности.

11ель изобретения — уменьшение зоны нечувствительности.

Это достигается тем, что в предлагаемый фазовый дискриминатор введен дифференциальный формирователь сигнала с парафазным выходом, выполненный, например, в виде противофазно последовательно среднненных оптоэлектронных s. åìåíòîâ, вход; которого соединен с источником исследуе- мого сигнала, а выходы соединены с вторыми входамн соответствуюших двухвходовых, логических элементов "П-l lk.

На чертеже приведена структурная электрическая схема фазового дискриминатора, вь 530422 йо>,-д "",ого на элементах "И-НЕ" транзист .. транзисторной логики, Д дкриминатор содержит дифференциаль ь,ф формирователь сигнала 1 с парафазным р додом, выполненный в виде двух оптоэле ц ронных элементов 2, 3, и логические эле центы " И-HE 4-7.

Многовходовые логические элементы 6, ,7 образуют триггер %5 — типа. На зходы

В и 9 дискриминатора подаются соответствен- 1О но исследуемый и опорный сигналы, а с выходов 10 и 11 снимактся сигналы, comветствуюшие положительному и отрицательному фазовым сдвигам между сигналами.

Принцип работы дискриминатора заклю- 15 чается в следующем.

Триггер переключается только под воздействием нулевых входных сигналов, а в случае одновременного воздействия этих сигналов на входы триггера он переходит в режим, когда выходные сигналы равны единице.

В исходном состоянии, когда опорньгй сигнал равен нулю, сигнал на выходах от. сутствует, Предположим далее, что в момент появления опорного сигнала исследуемый сигнал отрицателен, напряжение на прямом вы— ходе дифференциального устройства равно единице, а на инверсном равно нулю. В этом случае только на выходе 11 сигнал равен нулю в течение воздействия опорного импульсе. Это соответствует наличию отрицательного фазового сдвига.

При появлении опорного сигнала фазовый

35 сдвиг имеет положительный знак. Теперь сигнал формируется только на выходе 10.

Когда исследуемый сигнал пропадает, на выходах дифференциального формирователя

1 с парафазными выходами сигналы равны единице. В этом режиме выходные сигналы отсутствуют независимо от наличия или отсутствия опорных импульсов.

Дискриминатор имеет релейную дискриминационную .характеристику, крутизна которой зависит только от времени перехода

R6 — триггера из неустойчивого состояния в одно из устойчивьгх. При гаком режиме работы триггера зона нечувствительности определяется половиной времени задержки переключения логического элемента 6 или 7, входяшего в триггер. Параметры диффс ренцпальпого формирователя 1 также влияют на зону нс.чувсгвительности. Например, в элементе 2 или 3 основным источником погрешности может служить время переключения, которое в современных устройствах определяется единицами наносекунд.

В качестве дифференциального формирователя 1 могут быть использованы операционные усилители с парафазными выходами, трансформатор со средней точкой во вторичной обмотке, на которую подается,единичный сигнал.

Предлагаемый дискриминатор позволяет упростить тракт обработки сигналов, поступаюших с выхода дискриминатора. Например, если сигналы на выходах имеют постоянную длительность и распределяются автоматически по двум информационным шинам, то отпадает необходимость в специальных достаточно сложных схемах автоматического контроля наличия исследуемого и опорного сигналов. В результате повышается надежность работы измерителей, увеличивается сфера применения дискриминатора, повышается достоверность получаемой информации, поскольку контроль осуществляется в момент взятия отсчета.

Формула изобретения

Фазовьгй дискриминатор, содержаший триггер К -типа, выполненный на.двух многовходовых логических элементах "И-НЕ," одни входы которых соединены между собой и подклю ены к источнику опорного сигнала, вторые входы перекрестно соединены с выходами логических элементов

"И-HE", а третьи их входы соединены с вы.ходами двухвходовых.элементов "И-HE", входы которых подключены соответственно к выходам многовходовых логических элементов "И-HE", отличающийся тем, что, с целью уменьшения зоны нечувствительности, в него введен дифференциальный формирователь сигнала с парафазным выходом, выполненный,например, в виде противофазно последовательно соединенньrx оптоэлектронных элементов, вход которого соединен с источником исследуемого сигнала, а выходы соединены с вторыми входами соответствующих двухвходовых логических элементов "И-HE .

Источники информации, принятые во внимание при экспертизе:

1. Патент США № 3866133, кл. 329104, 11,02.75.

2, Заявка Великобритании ¹ 1353720, кл. НЗА, 22,05,7 4.

3. Авт.св. СССР № 413614, кл. НОЗК

9/04, 1 8. 06. 7 1 (прототип) ., 530422

Составитель А. Артюх

Редактор E. Караулова Техред О. Луговая

Корректор Б. Югас

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Заказ 5240/646 Тираж 1029 Подписное

HHHHHH Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035,Москва, Ж-35, Раушская наб., д. 4/5