Устройство для демодуляции сигналов с фазовой манипуляцией
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (11)5313ОО (61)Дополнительное к авт. свид-ву (22) Заявлено 17.03.75 (21) 2114028/09 с присоединением заявки № (23) Приоритет (43) Опубликовано 05 10 76 Бюллетень № 37 (45) Дата опубликования описания 15.02.77 (51) М. Кл е
Н 04 L 27/22
Н 03 D 3/00
Гасударственный комитет
Совета Министров СССР аа делам изобретений и открытий (53) УДК 62 1. 3 9 6. 66 9:
:62 l. 376 (088. 8) (?2) Авторы изобретения
E.À. Голубев и В.В. Машкин (71) Заявитель (54) УСТРОЙСТВО т1ЛЯ ДЕМОДУЛЯЦИИ СИГНАЛОВ С
ФАЗОВОЙ МАНИПУЛЯЦИЕЙ
Изобретение относится к радиотехнике, может использоваться в радиоприемных устройствах с фазовой манипуляцией (ФМ).
Известно устройство для демодуляции сигналов с ФМ, содержашее входную цепь, выход которой через фазоинвертор соединен с первыми входами элементов И и через когерентный гетеродин-с другим входом пехь вого элемента И, а также последовательно соединенные вычитаюший каскад, интегратор и решающий блок, Однако в известном устройстве посылки одной полярности преобладают над посылками другой.
Цель изобретения — повышение достовер- g ности приема сообшений.
В предлагаемом устройстве выход когерентного гетеродина через инвертор соеди нен с другим входом второго элемента И, а выходы обоих элементов И связаны со 2О входами элемента ИЛИ, выход которого соединен с первым входом вычитаюшего каскада через интегрируюшую цепь, а со вторь..м входом — через последовательно включенные инвертор и другую интегрирующую цепь. 25
На чертеже приведена структурная схема устройства.
Входная цепь 1 через фазоинвертор 2 ссединена с первыми входак.и элементов
И 3,4 и через когерентный гетеродин 5— с другим входом первого элемента И 3.
Выход гетеродина 5 через инвертор 6 соединен с друтим входом элемента И 4, а выходы элементов И соединены со входамк элемента ИЛИ 7. Выход элемента ИЛИ 7 связан с первым входом вычитаюшего каскада 8 через интегрируюшую цепь 9, а со вторым входом — через последовательно соединенные инвертор 10 и другую интегрирук шую цепь 11. Выход вычитакшего каскада
8 соединен с выходом устройства через последовательно соединенные интегратор 12 и решающий блок 13.
Устройство работает следуюшим образом.
Элементы И 3,4. выполняют операцию двухполупериодного логического совпадения ФМ сигнала и сигнала с когерентногогетеродина 5.
Результаты логического совпадения объединяются на элементе ИЛИ 7. На интегрирую=
531ЗОО
Составитель Г. Теплова
Редактор Б. Федотов Техред А. Демьянова Корректор Т. Чаброва
Заказ 5391/152 Тираж 864 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва,Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 шие цепи 9 и 11 действуют два противофазных, но одинаковых по форме напряжения, поэтому на одной из них напряжение растет по экспоненциальному закону до напряжения источника, а на другой-падает по тому же
;-.кону до нуля. При одинаковых постоянных заряда и разряда интегрируюших цепей 9 и
11 на входы вычитакшего каскада 8 воз<=-йствуют два противофазных сигнала, при
: ом полярность их меняется в соответстз. .:.. с законом манипуляции.
Hd выходе вычитаюшего каскада 8 сигнал меняет полярность в моменты, когда напряжение заряда на одной из интегрирук ших цепей, например 9, равно напряженик ..;:.зряда на интегрирующей цепи 11, и наоборот. Момент времени, когда напряжения на входах вычитаюшего каскада 8 одина :о-вы, зависит только от постоянных вре..1ени заряда и разряда интегрируюших пе,тей 9, 11
Ф ормула изобретения
Устройство для демодулшии сигналов с фазовой манипуляцией, содержашее входную цепь, выход которой через фазоинвертор соединен с первыми входами элементов И и через когерентный гетеродин — с другим входом первого элемента И, а также последовательно соединенные вычитаюший каскад, интегратор и решающий блок, о т л ul0 ча юше е с ятем, что, с цельюповышения достоверности приема сообшений, выход когерентного гетеродина через инвертор соединен с другим входом второго элемента И, а выходы обоих элементов И связаны со входами элемента ИЛИ, выход которого соединен с первым входом вычитаюшего каскада через интегрируюшуюцепь, а со вторым входом — через последовательно включенные инвертор и другую интегрируюшую цепь,