Устройство синхронизации сигналов
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Свез Сметскии
Социалистических
Респу(лик (61) Дополнительное к авт. свид-ву № 511715 (22) Заявлено 67.07.75 (21) 2153640/09 с присоединением заявки ¹â€” (23) Приоритет— (43) Опубликовано 25..11.76. Бюллетень № 43 (45) Дата опубликования описания 16.02.77
7/02
Н 04 1 3/06 твсударстеенный иаьеитет
Бю вета йти н и стран СССР во ленам изсбретеиий и отирытни (53) УДК 621.394.662 (088.8) (72) Авторы изобретения H. П. паровик, Б. П. Новиков, С. А. Ганкевич, А. Н. Баранов и В. П, Герасимович (71) Заявитель
Минский радиотехнический институт (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ СИГHAJIOB
Изобретение относится к телеграфной связи. По авт. св, ¹ 511715 известно устройство синхронизации сигналов, содержащее блок выделения сигналов синхронизации, фазовый дискриминатор, реверсивный счетчик, генератор, управитель, управляемый делитель, кольцевой регистр, блок перезаписи кода, блок формирования импульсов перезаписи и продвижения и делитель.
Однако в известном устройстве при большой длительности цикла (большом числе времечных каналов) из-за отличия частоты эталонного сигнала и тактовой частоты, уста:новившейся в сети, запоминаемое значение фазы опорного, сигнала отличается от фазы входного сигнала через цикл работы на величину, определяемую длительностью запоминания и нестабильностью частоты, генератора.
Цель изобретения — повышение точности фазирования.
Для этого в устройство введены второй управитель, второй делитель,,интегратор и ключ, при этом выход генератора через последовательно соединенные второй управитель, первый и второй делители подключен к одному из входов интегратора, к другим входам которого через ключ подключены выходы реверсивного счетчика, а выходы интегратора подключены к соответствующим входам второго управителя.
На чертеже изображена структурная схема устройства синхронизации сигналов.
Предложенное устройство содержит блок
1 выделения сигналов синхронизации, фазовый дискриминатор 2, реверсивный счетчик 8, генератор 4, первый управитель 5, управляемый делитель б, кольцевой регистр 7, блок 8
10 перезаписи кода, блок 9 формирования импульсоз перезаписи и продвижения, первый делитель 10, второй управитель 11, интегратор 12, второй делитель 13 и ключ 14. Выход генератора 4 подключен к одному из входов
15 интегратора 12 через последовательно соединенные второй управитель 11, первый 10 и второй 18 делители. К другим входам интегратора через ключ 14 подключены выходы реверсивного счетчика 8. Выходы интегратора 12 подключены к .соответствующим входам второго управителя 11.
Устройство синхронизации сигналов работает следующим образом.
Сигнал синхронизации с выхода блока 1 поступает на фазовый дискриминатор 2, где сравнивается с опорным сигналом с выхода управляемого делителя б. Реверсивный счетчик 8 осуществляет усреднение сигнала расЗо согласования.
536611
Импульсы с выходов реверсивного счетчика 8 поступают на входы первого управитгля б, осуществляющего добавление или исключение импульсов в импульсной последовательности высокой частоты, поступающей .на вход управителя. Управляемый делитель б понижает частоту высокочастотной последовательности импульсов до тактовой частоты сигнала.
Пусть за время приема информации от одного из абонентов в соответствующем временном канале устранилось рассогласова.ние между опорным и входным сигналом.
При этом между эталонным сигналом на выходе делителя 10 и опорным на выходе управляемого делителя б устанавливается определенный фазовый сдвиг. Этому фазовому сдвигу соответствует определенный код управляемого делителя б в моменты появления импульсов на выходе делителя 10. Этот код в конце канального интервала заносится в кольцевой регистр импульсом записи кода, вырабатываемым блоком 9 и привязанным по фазе к эталонному сигналу с выхода делителя 10. Установка опорного сигнала в начале временного канала производится в обратном порядке импульсом установки кода.
Этот импульс также совпадает по фазе с эталонным сигналом. Продвижение кода в,кольцевом регистре производится импульсами продвижения, следующими между импульсами записи и установки кода. Второй управитель И служит для приведения частоты опорного сигнала к тактовой частоте сети. Импульсы управления вырабатываются интегратором 12, подключенным через дглитель И к делителю 10.
Интегратор осуществляет интегрирование величины, фазового рассогласования на входе
5 устройства и формирует импульсы управления, компенсирующие частотную расстройку генератора относительно частоты сгти. При этом частота сигнала на выходе второго управитгля становится равной f = F„. и, где
10 F„— тактовая частота сети; n — коэффициент деления управляемого делителя. Это позволяет устранить различие запоминаемого значения фазы опорного сигнала от фазы входного сигнала через цикл работы устрой15 ства. Назначение ключа 14 состоит в том, чтооы отключать сигнальные входы интегратора от,выходов реверсивного счетчика в интервалах времени, соответствующих незанятым временным каналам, для устранения
20 влияния шумов.
Формула изобретения
Устройство синхронизации сигналов по
25 авт. св. № 511715, отличающееся тем, что. с целью повышгния точности фазирования, введены второй управитель, второй делитель, интегратор и ключ, при этом выход генератора через последовательно соединенные
З0 второй управитель, первый и второй делители подключен к одному из входов интегратора, к другим входам которого чгрез ключ подключены выходы реверсивного счетчика, а выходы интегратора подключены к соответЗ5 ствующим входам второго управителя.
Редактор О. Стенина
Составитель Г Челей
Техред М. Семенов
Корректор И. Симкина
Заказ 1146/1744 Изд. № 326 Тираж 85 . Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Я-35, Раушская наб., д. 4/5
Тнп. Харьк. фил. пред. «Патент»