Дифференциальный усилитель
Иллюстрации
Показать всеРеферат
(!!) 537435
ОЛ ИСАН И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву (22) 3 аявл оп о 22.05.73 (21) 1920171/09 с присоединением заявки М (51) М. Кл. H ОЗГ 3/34
Совета Министров СССР по делам изобретений и открытий
Опубликовано 30.11.76. Бюллетень М 44
Дата опубликования описания 30.11.76 (53) УДК 621.375.024 (088.8) (72) Авторы изобретения
Д. E Полонников, В. П. Слынько и А. С. Ростовцев
Ордена Ленина институт проблем управления (71) Заявитель (54) ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ
ГосУдаРственный комитет (23) Приоритет
Изобретение относится к радиотехнике и может использоваться в вычислительных устройствах.
Известен дифференциальный усилитель, содержащий пвходных дифференциальны,х каскадов на полевых транзисторах, выходы которых подключены к соответствующим входам ьыходного дифференциального каскада.
Однако известный дифференциальный усилитель не обеспечивает стабильности коэффициента усиления.
Цель изобретения — повышение стабильностй коэффициента усиления при сохранении симметрии входов и-1 входных дифференциальных каскадов.
Для этого в дифференциальном усилителе инвертирующий вход одного из входных дифференциальных каскадов подключен к выходу выходного дифференциального каскада, а неинвертирующий вход — к общей шине.
На чертеже приведена структурная электрическая схема предложенного дифференциального усилителя.
Дифференциальный усилитель содержит и входных дифференциальных каскадов 1 на полевых транзисторах, выходы которых подключены к соответствующим входам выходного дифференциального каскада 2; инвертирующий вход 1-и-5 одного из входных дифференциальных каскадов 1-п подключен выходу выходного дифференциального каскада 2, а неинвертирующий вход 1-п-4 — к общей шине 3.
Дифференциальный усилитель работает сле5 д1 ющим образом
Входной каскад 1 предложенного усилителя образован п парами идентичных полевых транзисторов 1-1-1, 1-1-2, 1-2-1, 1-2-2,...1-п-1, 1-п-2, истоки которых в каждой паре объеди10 иены и подключены к коллекторам транзисторов 1-1-3, 1-2-3, ... 1-п-3, выполняющих роль высокоомных источников тока. Один транзистор каждой пары 1-1-1, 1-2-1,,1-п-1 своим стоком подключен к резистору 4 и к входу выходно15 го каскада 2, а другой транзистор каждой пары 1-1-2, 1-2-2,...,1-п-2 — к резистору 5 и второму входу выходного каскада 2. На резисторах 4 и 5 происходит суммирование дифференциальных сигналов от каждой пары тран20 зисторов каскадов 1-1, 1-2,, 1-п. При этом, инвертирующий вход 1-п-5 одной из пар транзисторов 1 п-1, 1-п-2 соединен со средней точкой делителя 6 обратной связи, включенного между выходом каскада 2 и общей шиной 3, 25 к которой подключен неинвертирующий вход
1-п-4 транзистора 1-п-1.
Формула изобретения
Дифференциальный у силитель, содержащий
30 и входных дифференциальных:каскадов на по537435
Составитель О. Тихонов
Техред Л. Гладкова
Корректор Jl. Котова
Редактор А. Купрякова
Заказ 2549/9 Изд. № 1794 Тираж 1029 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, УК-35, Раушская наб., д, 4/5
Типография, -пр Сал"" левых транзисторах, выходы которых подключены к соответствующим входам выходного дифференциального каскада, о т л и ч а юшийся тем, что, с целью повышения стабильности коэффициента усиления при сохранении симметрии входов f2-1 входных дифференциальных каскадов, инвертирующий вход одного из входных дифференциальных каскадов подключен к выходу выходного дифференци5 ального каскада, и цепнвертпруюц1ий вход — к общей шине.