Запоминающее устройство
Иллюстрации
Показать всеРеферат
538424 выходаьи со входами оконечного дешифратора 4, выходы которого подсоединены к числовым шинам 5, и ограничители напряжения б, через которые адресные формирователи считывания подсоединены к общим шинам 7 числовых блоков накопителя 8.
Устройство работает следующим образом.
В режиме на выходах всех адресных формирователей 1 — 3, а, следовательно, и на числовых шинах 5 поддерживается высокий положительный потенциал, обеспечивающий хранение информации в числовых блоках 8, а на выходе ограничителей напряжения 6 — нулевой уровень.
В режиме записи срабатывает один из формирователей записи 1 и один из формирователейзаписи— считывания 3. От воздействия этих сигналов на выбранной шине 5 устанавливается отрицательный потенциал д, обеспечивающий запись информации в ячейки памяти при номинальном напряжении питания.
В режиме считывания срабатывает один из формирователей считывания 2 и один из формирователей записи — считывания 3, которые обеспечивают на своих выходах соответственно сигналы 8 и Ь . От воздействия этих сигналов на выбранной шине 5 устанавливается меньший, чем при записи, отрицательныйй потенциал, обеспечивающий считывание информации без разрушения.
Одновременно соответствующий ограничитель напряжения 6 понижает потенциал общей пины 7 числовых блоков накопителя 8 до определенной в еличины.
Кратковременное возрастание напряжения питания во время считывания приводит к возрастанию величины считанного тока и существенно увеличивает надежность считывания без разрушения информации.
Это позволяет еще более понизить потенциал на выбранной числовой шине накопителя во время считывания, т.е. вызвать дальнейшее значительное
4 увеличение считанного тока. В результате схема усилителя воспроизведения существенно упрощается, перезаряд паразитной емкости разрядной шины блока накопителя возросшим током считывания убыстряется и быстродействие ЗУ в режиме считывания резко возрастает.
Технико — экономический эффект от использования изобретения достигается за счет повышения надежности и быстродействия работы устройства и ц) упрощения схем управления.
Формула изобретения
1я Запоминающее устройство, содержащее адресные формирователи считывания, адресные формирователи записи — считывания и адресные формирователи записи, соединенные через оконечный дешифратор с числовыми шинами накопителя, вьпюл20 ненного из N числовых блоков на дополняющих
МДП вЂ” транзисторах, о тл и чающее ся тем, что, с целью повышения быстродействия устройства, оно содержит ограничители напряжения, включенные между соответствующими адресными форми25 рователями считывания и общими шинами числовых блоков накопителя.
Источники информации, принятые во внимание при экспертизе:
1. Белов В. М. и др. "Быстродействующее ОЗУ
30 на интегральных микросхемах, "Автометрия", 1973 г, N 3.
2. Гордонов А.Ю. и др. "Схемотехника полупроводниковых ЗУ на комплементарных МДП- струк35 турах",Сб. статей "Запоминающие устройства" под ред. Л. 1I. Крайзмера, изд. "Энергия", 1974 г, вып.4.
3. Волчек В. Л. и др., заявка на изобретение
N 1891977, 1972 r, по которой принято решение о
40 выдаче авторского свидетельства 18.1.74 г.
538424
„3unucb ", чити3ание " Риг. 2
Составитель В. Туляков
Техред М. Ликович
Корректор А. Лакида
РедактоР Л. Утехина
Заказ 5724/31
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
Тираж 720 Подписное
11НИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открьпяй
113035, Москва, Ж вЂ” 35, Раушская наб., д.4/5