Устройство для нормализации сигналов
Иллюстрации
Показать всеРеферат
ОПИСА
ИЗОБРЕТ
2996
Союз Севетскик
Социалистических
Республик
К АВТОРСКОМУ СВИД (61) Дополнительное к авт. сви (22) Заявлено 22.08.74 (21) 20 с присоединением заявки М (23) Приоритет
Опубликовано 15.01.77. Бюлле
Дата опубликования описания
G 06F 15/36
Государственный комитет
Совета Министров СССР по делам изобретений и открытий
81.327.12
088.8) (72) Автор изобретения
О. М. Салтыковский (71) Заявитель (54) УСТРОИСТВО ДЛЯ НОРМАЛИЗАЦИИ СИГНАЛОВ
Формула изобретения
Изобретение относится к технической кибернетики, в частности к устройствам для распознавания сигналов.
Известны устройства для нормализации сигналов. Одно из известных устройств содержит блок преобразования сигналов, соединенный с аналого-цифровым преобразователем, подключенным к регистрам сдвига, сумматор, соединенный со счетчиками, и блок памяти (1).
Однако это устройство конструктивно выполнено сложно. Другое известное устройство, наиболее близкое к изобретению, содержит аналого-цифровой преобразователь, соединенный с регистрами сдвига, подключенными к сумматору, первый и второй цифроаналоговые преобразователи и делитель напряжений (2).
Это устройство характеризуется недостаточно высокой точностью.
Цель изобретения состоит в повышении точности. В описываемом устройстве это достигается тем, что в нем входы делителя напряжений соединены с первым цифроаналоговым преобразователем, подключенным к регистрам сдвига, и со вторым цифроаналоговым преобразователем, подключенным к сумматору.
На чертеже представлена блок-схема описываемого устройства.
Оно содержит аналого-цифровой преобразователь 1, регистры сдвига 2, сумматор 3, первый цифроаналоговый преобразователь 4, второй цифроаналоговый преобразователь 5 и делитель напряжений 6.
Входной сигнал в дискретные моменты времени преобразуется в аналого-цифровом пре5 образователе 1 в код, который поступает в регистры сдвига 2, откуда он вновь преобразуется в цифроаналоговом преобразователе 5 в напряжение, поступающее на делитель напряжений 6. Одновременно с выходов регпст10 ров сдвига 2 импульсы кода поступают в младшие разряды сумматора 3, который производит вычисление площади сигнала плюс шум на удвоенном числе временных позиций.
С выхода старших разрядов сумматора 3 код
15 подается через цифроаналоговый преобразователь 4 на делитель напряжений 6. Делитель напряжений обеспечивает на выходе непрерывную во времени нормализацию сигнала относительно суммы, подсчитанной на удвоен20 ном числе временных позиций.
Введение новых конструктивных связей позволяет повысить точность нормализации сигналов в 1,5 — 2 раза, по сравнению с известными устройствами.
Устройство для нормализации сигналов, содержащее аналого-цифровой преобразователь, 30 соединенный с регистрами сдвига, подключен542996
Составитель Т. Ничипорович
Корректор Т. Добровольская
Техред E. Петрова
Редактор Л. Тюрина
Заказ 103!б Изд. ¹ 101 Тираж 899 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 ными к сумматору, первый и второй цифроаналоговые преобразователи и делитель напряжений, отличающееся тем, что, с целью повышения точности устройства, в псм входы делителя напряжений соединены с первым цифроаналоговым преобразователем, подключенным к регистрам сдвига, и со вторым цифроаналоговым преобразователем, подклю-.ñíHûì к сумматору.
Источники информации, принятые во внимание при экспертизе:
5 1. Патент США № 3789361, кл. 340 †1.3, i 974.
2. Патент Японии № 49-12021, кл. 97 (7) НЗ, 1974.