Устройство для передачи цифровых сигналов
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕН Ия
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ » 543192
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 18.04.75 (21) 2126951/09 с присоединением заявки № (23) Приоритет
Опубликовано 15.01.77. Бюллетень № 2
Дата опубликования описания 14.02.77 (51) М. Кл. Н 04L 25 49
Государственный комитет
Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.394,61 (088.8) (72) Авторы изобретения
А. С. Горшков, Ю. Г, Игнатьев, В. М. Смирнов и В. Я. Сорин
Ленинградский институт авиационного приборостроения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ЦИФРОВЫХ СИГНАЛОВ
Изобретение относится к радиотехнике и может использоваться при передаче сигналов вещательного телевидения.
Известно устройство для передачи цифровых сигналов, где для улучшения отношения сигнал/шум при дифференциальной кодо-импульсной модуляции происходит периодическое изменение шага квантования модулятора (1).
В этом устройстве сокращение объема передаваемой информации достигается при помощи дифференциальной кодо-импульсной модуляции, что значительно усложняет работу.
Наиболее близким техническим решением является устройство для передачи цифровых сигналов, содержащее аналого-цифровой преобразователь, кодирующий блок и регистр памяти (2).
Однако это устройство не обладает достаточной скоростью передачи информации.
С целью повышения скорости передачи информации в предлагаемое устройство для передачи цифровых сигналов введены блок поразрядного сравнения, блок выбора передаваемого символа, блок управления памятью и блок определения уровня передаваемого символа, при этом выход аналого-цифрового преобразователя подключен к входам кодирующего блока через блок определения уровня передаваемого символа и последовательно соединенные блок поразрядного сравнения и блок выбора передаваемого символа соответственно, причем выход блока выбора передаваемого символа подключен к соответствующему входу блока определения уровня передаваемого символа непосредственно, а к входу блока поразрядного сравнения — через последовательно соединенные блок управления памятью, к одному из входов которого под10 ключен выход аналого-цифрового преобразователя, и регистр памяти.
На чертеже приведена структурная электрическая схема устройства для передачи цифровых сигналов.
15 Устройство содержит аналого-цифровой преобразователь 1, кодирующий блок 2, регистр 3 памяти, блок 4 поразрядного сравнения, блок 5 выбора передаваемого символа, блок 6 управления памятью, блок 7 определе20 ния уровня передаваемого символа, при этом выход аналого-цифрового преобразователя 1 подключен к входам кодирующего блока 2 через блок 7 определения уровня передаваемого символа и последовательно соединенные
25 блок 4 поразрядного сравнения и блок 5 выбора передаваемого символа соответственно, причем выход блока 5 выбора подключен к соответствующему входу блока 7 определения уровня непосредственно, а ко входу блока 4
30 сравнения — через последовательно соединен543192 ные блок 6 управления памятью, к одному из входов которого подключен выход аналогоцифрового преобразователя 1 и регистр 3 памяти.
Устройство работает следующим образом.
Для определения различий между разрядами регистра аналого-цифрового преобразователя 1 и регистра памяти используется блок 4 поразрядного сравнения. Результаты сравнения в виде уровня «0» при отсутствии изменения в данном разряде или «1» при наличии изменения подаются на блок 5 выбора передаваемого символа, который представляет собой набор схем запрета. На каждую из схем запрета поступает символ данного разряда кода с выхода блока 4 поразрядного сравнения и запрещающие сигналы, представляющие символы разрядов кода старше данного.
Такое построение блока 5 выбора позволяет передавать информацию об изменении символа только лишь в старшем из изменившихся разрядов кода.
Появившийся на одном из выходов блока 5 выбора уровень «1» поступает на кодирующий блок 2, блок 6 управления памятью и блок 7 определения уровня. Блок 6 управления представляет собой набор схем совпадения — по две на каждый разряд регистра памяти 3.
При таком построении блока 6 управления изменение с «0» на «1» уровня символа разряда вызывает изменение с «1» на «0» уровней символов всех разрядов регистра 3 памяти младше данного и позволяет передавать изменение яркости на одну градацию, наиболее вероятное в соответствии со статистикой телевизионных сигналов, при изменении кода только в одном разряде, в каком бы участке динамического диапазона яркости ни произошло изменение. Блок 7 определения уровня представляет собой и двухвходовых схем совпадения, на одни входы которых поступают выходы аналого-цифрового преобразователя
1, а на другие — заведены выходы блока 5 выбора. Выходы блока 7 определения уровня и блока 5 выбора соединены с кодирующим блоком 2, который представляет собой шифратор на 2 и входов. Время обработки сигнала в предлагаемом устройстве оказывается значительно меньше, чем в прототипе, и составляет — с+ в+ у+ п где т,— задержка блока поразрядного сравнения; т, — задержка блока выбора передаваемого символа; т,- - — задержка блока управления памятью; т, — задержка регистра памяти.
Задержки указанных блоков невелики и составляют соответственно
Т = (2 — 3) ;; == 2 ; у= (1 — 2) .„; .п == 2 л
Следовательно, Т (7 — 9) -„ где т,, — задержка одного логического элемента.
Таким образом, через (7 — 9) т,„устройство готово к приему информаппп о следующей выборке.
Формула изобретения
Устройство для передачи цифровых сигна25 лов, содержащее аналого-цифровой преобразователь, кодирующий блок и регистр памяти, отличающееся тем, что, с,целью повышения скорости передачи информации, введены блок поразрядного сравнения, блок выбо30 ра передаваемого символа, блок управления памятью и блок определения уровня передаваемого символа, при этом выход аналого-цифрового преобразователя подключен к входам кодирующего блока через блок опредс35 ления уровня передаваемого символа и через последовательно соединенные блок поразрядного сравнения и блок выбора передаваемого символа соответственно, причем выход блока выбора передаваемого символа подключен к
40 соответствующему входу блока определения уровня передаваемого символа непосредственно, а ко входу блока поразрядного сравнения — через последовательно соединенные блок управления памятью, к одному пз входов
45 которого подключен выход аналого-цифрового преобразователя, и регистр памяти.
Источники информации, принятые во внимание при экспертизе:
50 1. Патент CLUA № 3723909 кл. 332/11D, 1973 (аналог).
2. Кэнкю Дзицуека Хококу, т. 21, ¹ 12, 1972, стр. 2275 — 2287, рис. 16 (прототип).
Редактор Т. Янова
Составитель Е. Любимова
Тех ред А. К ам ыш ни к о в а
Корректор Л. Брахнина
Заказ 43/17 Изд, М 113 Тираж 869 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4:5
Типография, пр. Сапунова, 2