Устройство для измерения группового времени замедления

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОП ИКАНИЕ

И ЗОБРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (») 543884 (б1) Дополнительное к авт. Свнд-ву (22j Заявлено 25.09.75 (21) 21 74723/21 с присоединением заявки ¹вЂ” (23) Приоритет— (43) Опубликовано 25.01.77.Бюллетень № 3 (51) М. Кл.2

Д. 01 К 25/00

Государственный комитет

Совета Министров СССР па делам изобретений и открытий (53) УДК 621.317. . 373(088.8) (45) Дата опубликования описания 18,05.77; (72) Авторы изобретения

B. Ф. Кондрашов, В . B. Кашлев, Г. E. Брутман, В. П. Кутасевич, В, Л, Савельев и E. А. Борин (71) Заявитель (54} УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ГРУППОВОГО

ВРЕМЕНИ ЗАМЕДЛЕНИЯ

Изобретение относится к фазоизмерительной технике и может быть использовано в аналоговых устройствах для измерения группового времени замедления (ГВЗ} четырехполюсников и каналов связи, Известно устройство для измерения 1 ВЗ четырехполюсников двухчастотным методом, содержашее модуляционный генератор, баланс. ный модулятор, генератор несушей, детектор, калиброванный фазоврашатель и кэмпаратор фазы 1 .

Недостатком известного устройства является малое электродействие .

Известно другое устройство для измере- 1б ния ГВЗ четырехполюсников или каналов связи, содержашее демодулятор, усилительограничитель, фазовый детектор, блок индикации, кварцевый генератор, селектор, делитель частоты и формирователь управляюших 2О импульсов (21.

Указанное устройство обладает значительной погрешностью измерения из-за флуктуаций переднего фронта импульса, формируемого усилителем-ограничителем, который удержи- 2б вает эткрь1тым селектор и увеличивает фазэвую погрешнэсть делителя частоты. йель изобретения — повышение точности измерения.

Это достигает" я тем, чтэ В устроиство измерени;, г» упгэвогс Времо11и замсдления, содержа1дъ последовательно сэединен11ые демолуля 1 Ор, усилитель — ограничитель 11 фазовый детектор, зтэрэй Вход кэторогэ подключен к вь1хэду делителя частотьп один из входов делителя частоты присоединен к выходу формирователя управля1оших 1!м11„i .. 6ñÎÂ, ВхОд KoTopDI О подключен к Выходу усил11теля-ограничителя, кварцевый генератор и блэк индикации, догэлнительнэ введены блэк синхронизац1Ш, реле Времени, блэк памяти, дифференциальный усилитель обратной связи и источник опорнэгэ напряжения, причем вход блока синхрон11заци11 соединен сэ входэм демодулятора, а выход — co вторым входом формирователя доаВляюш11х имгу76ñэВ, Выхэ кэтэрэгэ подключен через последэвательнэ соединенные реле времени и блэк памяти к одному из входов Д11фференциального уси;нтеля, второй

Вход дифференгп1альнэгэ усилителя прпсоеди> > I> к f>) IK )/Еч ф>) ° K>f>l>l 0 де 1 ект!)ра, а ыход

f< f>Jf>>K, >И!ДИКИЦИИ И К ОДЦОмУ из БХОдвй !!If>j>ffJDf >(! l1l1l;lJll,If>)l о vc:Iië>ITDIIß обрат>)ОЙ е:вЯ:)и >

>>"! >j>r> Й вл! >д Korof»!) t о п1>исoeäèHeí I к источ

ИЕ>Kу .>нoрногo >>е)е>ряжения, I выход — ко в)!)1>1>му входу б)>ока т>амяти; второй вход у>ени)еля >!астоты подключен к кварцевому

f Е->1". >ЯТОР>, IJ..I че, ее)к« представлена структурная

)))! KTpIi ft. cKQB схеMQ предлагаемого устройст )p ва, У>,тройство содержит последовательно вккцо )ениые демодулятор 1, усилитель-ограничи« тель 2 и фазовый детектор 3, а также блок индикации 4, формирователь 5 управляющих: импульсов, кварцевый генератор 6, делителЬ частоты 7, вход демодулятора l соединен сo входом блока синхронизации 8, выход которого подключен к дополнительному вхоIlf формировате)1я 5 управляющих импульсов.

К выходу формирователя через последователь; но соединенные реле 9 времени и блок памйти

10 подключен один иэ входов дифференциахп ного усилителя 11, выход которого) подклю чен ко входу блока индикации и к одному ИЭ 25

axDgDa дифференциального усилителя 12 обрат- ! ной связи, выход которого через блок 10 соединен со вторым входом усилителя 11, а к другому входу его подключен и ".Точник

13 опорного напряжения. 30

Устройство работает следу1ощим образом.

Напряжение с выхода исследуемого объек-. та демодулируется, и напряжение огибающей подается на усилитель-ограничитель 2, который формирует прямоугольные импульсы и 35 выльет их иа формирователь 5 управляющих импульсов и фазовый детектор 3. Формирователь 5 ке работает до тех:пор

) >

llDKfi на его дополнительный управляющий вход не придет импульс разрешения установ-> 40 ки фазы or блока 8> который установит фа- зу делителя частоты 7 в нуль градусов по отношению к фазе напряжения усилителя-огра ничителя . Эта установка производится одни!)1 из фронтов усилителя-ограничителя 2 с неке)-!15 торым временем задержки по отношению к импульсу разрешения установки фазы, которая необходима для успокоения возможных переходных процессов. Так как на исследуе- мый объект подается частота, относительно 50 которой происходит измерение характеристи ки ГВЗ исследуемого объекта, установка фазы в нуль градусов делителя частоты 7, а значит, и нуль ГВЗ в процессе измерения будет соответствовать имее1е1о этой частоте

Чо>)с з время задержки IIa частоте, относите но которой происходит измерение ГВЗ иссле

Qv(!KfDi D обЪЕКта, ПрОИЗВОдИтоя уотаНОВКа фа; ь) делителя частоты 7 в нуль градусов по о),>шеник> к ф>)зе усилителя-ограничителя 2, @

ОДн .>I>j е)>>е)!и () имцульс )м ъ". Гон>>вкl) фаз}

ДЕЛ>!ТЕХ>11 I ПЕ)ОИЗВОД1:TC и %)I! > <".K $.:ЕЛ . Е>1>ЕМЕ» ни 0, которое Iio уир))в))яюшек у входу дает разреи>ение блоку ие)мк>-и 10 на отработку нуле>, а затем снова вове>ра)е)ается f3 режим запоминания уровня напряжения до прихода следующего импульса установки фазы делителя частоты.

Дифференциальный усилитель 1 1 пд инверсному входу подключен к выходу фазового детектора 3. Так как установка фазы в нуль градусов происходит с погрешностью, обусловленной флуктуацией фронтов усилителяограничителя 2, то выходное напряжение ,,постоянного тока фазового детектора 3, соответствующее нулевой фазе указанных на пряжений, колеблется относительно своего цстинного положения в ту или иную сторону, т. е. напряжение на инверсном входе диф,ференциального усилителя 11, соответствую

:шее нулевой фазе входных напряжений, не стабильно. Выход усилителя 11 подключен к инверсному входу дифференциального усилителя 12 обратной связи, который через замкнутую цепь обратной связи в течение времени, раешного выдержке реле времени, ус„танавливает уровень напряжения на выходе усилителя 11, соответствующий нулевому сдвигу фаэ напряжений на входах детектора.

j o напряжение может изменяться с помощью источника 13 опорных напряжений, плдключенного к прямому входу усилителя 12 обратной связи .

Смысл такой установки нуля заключается в следующем. Обычно блок индикации 4 настраивается так, что нулевому сдвигу фаз напряжений на входах фазового детектора соответствуют нулевые показания блока индикации 4. Эта настройка производится перед

>началом измерений. Если установка нуля произведена не точно, то блок 4 уже имеет отсчетную величину, не соответствующую нулю показаний. Если затем в процессе измерений, какая-то частотная точка имеет отклонение ГВЗ относительно частоты, на которой производилась установка нуля, то блок индикации 4 покажет скорректированную величину ГВЗ.

Установка нуля предлагаемым устройством осуществляется практически без видимой погрешности на самой точной шкале прибора.

Формула изобретения

Устройство для измерения группового времени замедления, содержащее последовательио соединенные демодулятор, усилитель-ограничитель и фазовый детектор, второй вход кото1 рого подключен к выходу делителя часточы>

54 3884

Составитель М. Барашков

Редактор О. Степина Техред Н. Андрейчук Корректор Ж, Кеслер

Заказ 789/62 Тираж 1052 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4 один и входов делителя частоты присоединен к выходу формирователя управляюших импульсов, вход которого подключен к выходу усилителя-ограничителя кварцевый генератор и блок индикации, о т л и ч а ю ш е е с я тем, что, с целью повьпцения точности, оно снабжено блоком синхронизации, реле времени, блоком памяти, дифференциальным усилителем, дифференциальным усилителем обратной связи и источником опорного напряжения, tp причем вход блока синхронизации соединен со входом демодулятора, а выход — со вто .рым входом формирователя управляюших импульсов, выход которого подключен через

15 последовательно соединенные реле времени и блок памяти к одному из входов дифференциального усилителя, второй вход дифференциального усилителя присоединен к вьivnny

Фазового детектора, а выход — к блоку индика ции и к Одному и з входов дифференциального усилитЕля обратной связи, второй вход кото:рого присоединен к источнику опорного напрякения, а выход — ко второму входу блока памяти, второй вход делителя частоты подклю чен к кварцевому генератору, Источники информации, принятые во вни- л мание при экспертизе:

1. Измерения в электронике. Справочник

Т. 2, под ред. Доброхотова Б, Л. Энергия, 1965, с. 36- 39.

2. Лвт. сеид. ¹ 296015, 23.07.68