Приемник сигналов

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е „,) б4@1де

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. canд-ву (22) Заявлено13.10.75 (21) 2180479/09 с присоединением заявки ¹ (23) Приоритет— (43) Опубликэванс25.01.77. Бюллетень ¹ 3 (51) 1 1 я

Н 04 В 1/06

Н 04 В 1/10

Гасударственный комитет

Соватв Министров СССР оо делам изооретеннй и открытий (53) 3 ДК 621.394.. 62(088.8) (45) Дата опубликования описания 05.05.7-, (72) Автор изобретения

Н. Н. Тетекин

Фрязинская часть ордена Трудэвэгэ Краснэгэ Зн тмен 1 института радиотехники и электроники .1Н СССР (71) Заявитель (54) ПРИЕЧН!ЛК СИГНАЛОВ

Изобретение относится к радиотехнике и может использова-.ься в цифровых приемниках полэсовых сигналов

Известен приемник сигналов, содержаший блок обработки, полосовэй фильтр, к выходу которого подключены два канала, один из которых содержит тактовый генератор и входной преобразователь, выход которого соединен с входом дискретизатора, а другой — тактовый генератор и дискретизатор, вход которого соединен с выходом полосового фильтра (1 1., Однако такой приемник имеет низкую помехозашишенность, вызванную тем, что выборки шума на выходах дискретизаторэв имеют ненулевую постоянную соста вляюшую, которая, являясь случайной величиной, неотличима от сигнала и приводит к ошибкам.

11ель изобретения — повышение помехозашишенн ости. 20

Для этого в приемнике сигналов, содержащем блок обработки,пэлосовой фильтр, к выходу которого подключены два канала, один из которых содержит тактовый генератор и входной преобразователь, выход которого соед динен с входон. дискретизатора. а другойтактовый генератор и дпскретпзатор, вход к лэрогэ соединен с выхэдэм IoJIocoBOI фильтра, в каждый из упомянутых каналов введены блок попарчэго вычитания, двухканальный коммутатор, логический сумматор, элемент задержки и блок сброса, причем выход тактового Генератора соединен с первым вхэдэх лэгическэгэ сумматора и входом э,.емента; держки, выход которого соединен с вторым входом логического сумматора, первылз входом двухканаль: oro коммутатора и входом блока сброса, выход кэ-.oðoão соединен с первь;м входом блэка попарпэго вычитания, другие входы которого соед.шее ы с соэтветствуюшими выходами двухканального коммутатора, второй вход котэрэгo соединен с выходок тактового ге— нератора, а выход дпскретизатора соединен с третьим входом двухканальнэго коммутатора. при этом выхэд блока пэпарнэго вычитания соединен с сээтветствуюшим входом блэка обработки, а выход логического сумматора соединен с вторым входом дискретизатора.

5 441 36

11а чертеже изображена структурная электрическая схема предложенного приемника сигналов.

Прием ilix содержит полосовой фильтр 1, к выходу которого пэдключены два канала, один из кэторых содержит входнэй преобразователь 2, выход которого сэед -IBH с входом дискретизатора 3, тактовый генератор 4, Вь1ход которого соединен с первым входом лэгического сумматора 5 и входом элемента задержки 6, выход которого соединен с вторым вхэдом логического сумматора 5, первым входом двухканал «oгэ кэмму--атора 7 и входом блвка сброса 8, выхэд котэрэгo соединен с первым входом блока попарного вычитания 9, другие Входы которогс соединены с соответствующими выхоgQx!и двухкмгальп Ого коммутатора 7 > Втopoli

Вход кэтэрогэ соединен с Выходом TQIci oBDгэ генератора 4, а выход дискротизатора 3 соединен с третьим входом двухкаиальногэ коммутатора 7, а выход логического сумматора 5 соединен с вторым входом дискретизатора 3 ., 1ругой канал содержит дискретизатор 10, вход которого соединен с Выходом полосового фильтра 1, тактовый генератор 1 1, выход которого соединен с первым входом логическэгэ сумматора 12 и входом элемента задержки 13, выход которого соединен с вторым входом логического сумматора 12, перВым входом двухканального коммутатора 14 и входом блока сброса 15, выход которогэ соединен с гервым входом блока попарного вычитания 16, другие входы которого сов- - 3> дипены с соответствующими выходами двухканального коммутатора 14, второй вход которого сэединен с выходом тактового генепоратэра 1 1, а выход дискрстизатора 10 сэединан с третьим входом двухканального щ

I o iìóòQòoðQ 14, при этом выходы блоков

9 и 16 пэпарногэ вычитания соединены с

Входами блэка обработки 17, а выхэд лэгическэгэ сумматора 12 соединен с Вторым

Вхэдэм лискретизатэра 10.

Приемник работает следующим образом ! (-Входное колебание проходит полосовой фильтр 1 и поступает на входы дискретизатэра 10 и (после преобразования во входнэм преобразователе 2} дискретизатора Э. gp

Элемент задержки 6 задерживает импульсы тактового генератора 4 на интервал времени 1 = 1/2 „ равный полупериэду центральной частоты - - полосового фильтра 1

На выходе логического сумматора 5 после у5 каждого импульса тактового генератора 4 образуется пара импульсов с интервалом

1/2- . Дискретизатор 3 берет соответственно пары выборок из входного колебания и эти выборки через коммутатор 60

7 поступают в блок 9 гэпарного вычитания, где вычитаются между собэй. Выборки ссдержат сэответственно сигнал, помеху, IIэстоянную составляющую и сигнал в противофазе, помеху в противофазе и ту же постоянную составляюшую Составляющие чэмехи имеют кээффицпент корреляций, близкий к минус единице, и при вычитании дают случайную величину с учетверенной дисперсией. Сэставляющие сигнала складыВаются в фазе, т.е. эти эшение сигнал/помеха на входе блэка эбрабэтки 17 не ухудшается. Г1эстэянные составляющие при вычитании кэмленси1эуготся, чем и повышается пэмехэзащищеннэст приемника. После вычитания

6 через блэк сброса 8 лэдгэтав:кивает блэк пэпарнэгэ вычитапия 9 к приему следучэщей пары импульсов. Аналогичные Операции выпэлниотся Вэ втором канале приемника.

Фэpiiyла изобретения

Приемник сигналов, содержащий блок эб1эабэтки, полосэвой фильтр, к выходу которого подключены два канала, один из которых содержит тактовый генератор и входной прообразэватель, выход которого соединен с входом дискретизатора, а другой— тактовый генератор и дискретизатор, вход которого соединен с выходом пэлосовогэ фильгра, О т л и ч а ю ш и и с я тем, что, с целью повышения помехэзашишенности, В каждый из упомянутых каналэВ ВВВ день блэк попарного вычитания, двухканальный коммутатор,. логический сумматор, элемент задержки и блэк сброса, причем выхэд тактового генератора соединен с первым входом лэгического сумматора и Вхо» дэм элемента задержки, выход которого соединен с втооым входом логическогэ сумматора, первь! M Входом дВухканальн ОГО KDM— мутатора и входом блока сброса, выход которого соединен с первым входом блока попарнor о вычитания,. другие входы которого соединены с сэотве.гствуюшими выхэдами двухканального коммутатора, второй вход которого соединен с выходом тактового генератора, Q выход дискретизатора сэединен с третьим входом двухканального коммутатора, при этом выход блока пэпарного вычитания соединен с соответствующим входом блэка Обработки, а выхэд лэгическэгэ сумматэра соединен сэ BTэ рым Входом дискретизатэра, Истэчники инффэрмации, принятые вэ внимание при экспертизе:

1. Байли и др. цифровой полосный вэкодер, "Зарубежная радиоэлектроника" % 7, 1971 r. стр. 10 (прототип).

544136

Составитель Е. Погиблов

Редактор Ю. Комаров Техред H,Àíäðåé÷yê Корректор B. Ky p »

Заказ 793/72 Тираж 972 Подписное

I1HMNI1J4 Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Филиал ППП "Патент", г. Ужгород, ул, Проектная, 4