Декодирующее устройство системы передачи дискретной информации

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (11) р ффД ).ф (61) Дополнительное к авт. свид-ву (22) Заявлено15.04,75 (21) 2124896/09 с присоединением заявки № (23) Приоритет (43) Опубликовано 25.01.77,Бюллетень № 3 (45) Дата опубликования описания17.05.77 (51) И, КЛ,2

Н 04 1. 3/02

С 06 F 11/10

//Н 03 К 13/32

Гасударственный камитет

Савета Министрав СССР па делам изааретений и аткрытий (53) УДК621.391. .015:62 1.391. .1 76 (088.8) (72) Автор изобретения

В. И. Ключко (71) Заявитель (54) ДЕКОДИРУЮШЕЕ УСТРОЙСТВО СИСТЕМЫ ПЕРЕДАЧИ

ДИСКРЕТНОЙ ИНФОРМАЦИИ

Изобретение относится к технике связи и может быть применено в устройствах защиты от ошибок аппаратуры передачи данных.

Известно устройство для обнаружения и 5 исправления ошибок в передаваемых сообщениях, содержащее накопитель, блок обнаружения ошибок, формирователь служебных команд, датчик времени и логические схемы

Ы.

l0

Недостатком такого устройства является неопределенность времени задержки сообщения и возможность резкого сокращения пропускной способности при снижении качества канала связи. l5

Известно устройство исправления стираний, содержащее накопитель стираний, выход которого одновременно соединен с запрещающими входами двух схем "запрет", причем разрешающий вход первой схемы "запрет" соединен с выходом накопителя кодовой комбинации, а выход — с входом сумматора по модулю два, другой вход которого через вторую схему "запрет" соединен с выходом блока кодирования корректирующего кода, а вы-25 ход через первый ключ подключен к управляющему входу второго ключа, информационный вход которого через выходной накопитель связан с выходом датчика комбинаций, выход которого дополнительно подключен к входу блока кодирования корректирующего кода (2) .

Недостатком этого устройства является значительная задержка в декодировании сообщения.

Целью изобретения является повышение быстродействия декоди ро в ания.

Это достигается тем, что в декодирующем устройстве, соде рж ащем накопитель стираний, подключенный к запрещающему входу схемы запрета, последовательно включенные первый ключ, датчик комбинаций, блок кодирования и сумматор по модулю два, к второму входу которого подключен выход накопителя кодовой комбинации, а выход первого ключа одновременно подсоединен к управляющим входам второго и третьего ключей, ьведены последовательно включенные формирователь служебных команд, коммутатор и блок промежуточных регистров, при

544154 этом выход сумматора по модулю два через схему запрета подсоединен к входу первого ключа, выход которого одновременно подключен к управляющим входам коммутатора и формирователя служебных команд; выход датчика комбинаций через второй ключ подсоединен к второму входу блока промежуточных регистров, причем выход третьего ключа одновременно подсоединен к входам опроса коммутатора и формирователя служебных команд,10 а выход блока промежуточных регистров является выходом декодирующего устройства.

На чертеже представлена функциональная схема декодирующего устройства системы передачи дискретной информации. 15

Предлагаемое устройство содержит накопитель стираний 1, подключенный к запрещающему входу схемы запрета 2, последовательно включенные первый ключ 3, датчик комбинаций 4., блок кодирования 5 и 20 сумматор 6 по модулю два, ко второму входу которого подключен выход накопителя кодовой комбинации 7, а выход первого ключа 3 одновременно подсоединен к управляющим входам второго 8 и третьего 9 ключей, 25 а также последовательно включенные формирователь служебных команд 10, коммутатор

11 и блок 12 промежуточных регистров, при этом выход сумматора 6 по модулю два через схему запрета 2 подсоединен к входу первого ключа 3, выход которого одноврек анно подключен к управляющим входам коммутатора 11 и формирователя 10 служебных команд; выход датчика комбинаций 4 через второй ключ 8 подсоединен к второму входу З5 блока 12 промежуточных регистров, причем выход третьего ключа 9 одновременно подсоединен к входам опроса коммутатора 11 и формирователя 10 служебных команд, а выход блока 12 промежуточных регистров является выходом декодирующего устройства.

Устройство работает следующим образом.

Принятая комбинация записывается в накопитель 7 кодовой комбинации, из которого затем до 2 раз выдается для сравнения на 45

К первый вход сумматора 6 по модулю два.

На другой вход сумматора 6 подаются все комбинации (д К ) — кода, формируемые с помощью датчика 4 комбинаций и блока 5 кодирования. Результат сравнения с выхода сумматора 6 по модулю два поступает на вход схемы запрета 2, на запрещакпций вход которой подается последовательность, записанная в накопителе 1 стираний, чем обеспечивается запрещение выдачи результата сравнения для ненадежных элементов проверяемой комбинации. Если при сравнении надежных элементов произойдет хотя бы одно несовпадение, то сигнал поступит на управляющий вход первого ключа 3 и закроет

60 его. Это соответствует случаю, когда принятая комбинация не оказалась отождествленной с генерируемой в данный момент комбинацией (e, k ) — кода. При этом устройство переходит к новому циклу проверки, для чего ключ 3 устанавливается в исходное (открытое) состояние и начинается генерация очередной комбинации (ц, К ) — кода и ее сравнение с принятой комбинацией. Если при сравнении все надежные элементы принятой комбинации совпадут с соответствующими элементами генерируемой комбинации, то сигнал на управляющем входе ключа 3 будет отсутствовать и ключ останется в открытом состоянии. В этом случае сигнал опроса в конце цикла проверки пройдет через открытий ключ 3 и поступит на управляющие входы ключей 8 и 9 и вход датчика 4. Второй ключ 8 откроется, третий ключ 9 закроется, а датчик 4 в качестве очередной сформирует комбинацию, аналогичную предыдущей.

Эта комбинация (с ней произошло отождествление принятой комбинации) через открытый ключ 8 поступает в блок 12 промежуточных регистров. Одновременно выдается сигнал, сигнализирующий о выдаче комбинации, в коммутатор 11 и формирователь 10.

Коммутатор 1 1 обеспечивает запись комбинации в блок 12 промежуточных регистров на отведенное для нее место, а формирователь 10 подсчитывает число комбинаций, принятых без ошибок в передаваемом блоке из m комбинаций. Если ошибка будет обнаруживаться при всех циклах проверки, то сигнал на выходе ключа 3 будет отсутствовать и ключ 9 останется открытым. Сигнал опроса, подаваемый после окончания всех циклов проверки, пройдет через ключ 9 и поступит в коммутатор 11 и формирователь

10, сигнализируя о наличии в комбинации неисправляемой ошибки. Коммутатор 11 и формирователь 10 фиксируют номер неправильно принятых комбинаций. В формирователе 10 формируются сигналы, соответствующие номерам комбинаций, принятых с ошибкой. Эти сигналы с его выхода передаются по обратному каналу, обеспечивая повторную передачу искаженных комбинаций. Эти комбинации вновь повторяются. Передача ошибочно принимаемых комбинаций повторяется до тех пор, пока не будет зафиксирован их правильный прием и не будут заполнены все it) промежуточных регистров блока 12.

При этом в формирователь 10, который подсчитывает число импульсов достоверных ком« бинаций, поступает ровно ц импульсов и он вырабатывает команду подтверждения правильного приема, которая через коммутатор 11 переводит всю группу комбинаций из блока

12 промежуточных регистров на исполнение

544154

Во

Составитель И. Черняк

Редактор А. Бер Техред М. Левицкая Корректор А. Лакида

Заказ 873/73 Тираж 8 15 Подписное

БНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 и передается по обратному каналу. В передающем пункте эта команда разрешает передачу очередной группы из N комбинаций.

Быстродействие декодирования предлагаемого устройства повысилось за счет умен щения количества переспросов и, следовательно, переменной избыточности в передаваемых сообщениях.

Формула изобретения

Декодирующее устройство системы передачи дискретной информации, содержащее накопитель стираний, подключенный к запр - 15 щающему входу схемы запрета, последовательно включенные первый ключ, датчик комбинаций, блок кодирования и сумматор по модулю два, к второму входу которого подключен выход накопителя кодовой комбина- 20 ции, а выход первого ключа одновременно подсоединен к управляющим входам второго и третьего ключей, о т л и ч а ю щ е е— с я тем, что, с целью повышения быстродействия декодирования, введены последовательно включенные формирователь служебных команд, коммутатор и блок промежуточных регистров, при этом выход сумматора по модулю два через схему запрета подсоединен к входу первого ключа, выход которого одновременно подключен к управляющим входам коммутатора и формирователя служебных команд; выход датчика комбинаций через второй ключ подсоединен к второму входу блока промежуточных регистров, причем выход третьего ключа одновременно подсоединен к входам опроса коммутатора и формирователя служебных команд, а выход блока промежуточных регистров является выходом декоди рующего устройства.

Источники информации, принятые во вни— мание при экспертизе:

1. Удалов А. П. и др. Избыточное кодирование при передаче информации двоичными кодами, М. "Связь", 1964 г., с. 209.

2. Авторское свидетельство СССР № 396826, М. Кл. Н 03 К 13/32, 1973 г. (прототип).