Устройство для контроля радиоэлектронной аппаратуры

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е (II) 544948

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 11.02.74 (21) 1995504/24 с присоединением заявки № (23) Приоритет

Опубликовано 30.01.77. Бюллетень № 4

Дата опубликования описания 12.02.77 (51) М. Кл.в G 05В 23/02

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.326(088.8) (72) Автор изобретения

О. А. Бовкуненко (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

РАДИОЭЛЕКТРОННОЙ АППАРАТУРЫ

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам контроля параметров радиоэлектронной аппаратуры.

Известны устройства для контроля радиоэлектронной аппаратуры, содержащие блоки индикации, эталонные блоки, видеоусилители, формирователи импульсов, программозадающие блоки, блоки имитации неискаженного сигнала, блоки ввода активных и пассивных помех, контролируемые блоки и блоки сравнения (1, 2).

Однако эти устройства не обеспечивают высокой помехоустойчивости из-за отсутствия накопления данных измерений и их усреднения и возможности численной оценки количества ложных срабатываний аппаратуры.

Наиболее близким техническим решением к изобретению является устройство для контроля радиоэлектронной аппаратуры, содержащее первый блок индикации, последовательно соединенные эталонный блок и первые видеоусилитель и формирователь импульсов и последовательно соединенные программозадающий блок, блок имитации неискаженного сигнала, блок ввода активных и пассивных помех, контролируемый блок, вторые видеоусилитель и формирователь импульсов, блок сравнения и второй блок индикации. Выходы программозадающего блока подключены к входам эталонного и контролируемого блоков и к входу блока ввода активных и пассивных помех, а выход блока имитации неискаженного сигнала — к входу эталонного блока (3).

Это устройство позволяет производить оценку количества ложных срабатываний аппаратуры, но его помехоустойчивость также недостаточно высока из-за указанной причины—

10 отсутствия усреднения результатов отдельных измерений.

Цель изобретения — повышение помехоустойчивости устройства.

Это достигается тем, что в устройство ввс15 дены блок суммирования, первый и второй вычислительные блоки и запоминающий блок.

Одни из входов введенных блоков соединены с выходами программозадающего блока. Выходы блока имитации неискаженного сигнала

20 через второй вычислительный блок и выход первого формирователя импульсов через последовательно соединенные первый вычислительный блок и блок суммирования подключены к соответствующим входам первого бло25 ка индикации, один нз входов которого соединен с вь|ходом запоминающего блока, à выходы первого и второго формирователей импульсов — к входам блока сравнеш|я и первого вычислительного блока соответственно.

39 Схема устройства представлена на чертеже.

544948

Она содержит первые видеоусилитель 1 и формирователь 2 импульсов, вторые формирователь 3 импульсов и видеоусилитель 4, эталонный блок 5, первый вычислительный блок

6, блок 7 сравнения, контролируемый блок 8, блок 9 суммирования, вторые вычислительный блок 10 и блок 11 индикации, блок 12 ввода активных и пассивных помех, первый блок 13 индикации, запоминающий блок 14, программозадающий блок 15 и блок 16 имитации неискаженного сигнала.

Работа предложенного устройства заключается в следующем.

По сигналам программозадающего блока 15 происходит срабатывание блока 16 имитации неискаженного сигнала и блока 12 ввода активных и пассивных помех. При этом выработанные сигналы с выходов блоков 16 и 12 поступают на сигнальные входы эталонного бло«а 5 и контролируемого блока 8, в качестве которых могут быть использованы радиоприемные устройства.

Выходные сигналы эталонного блока 5 и контролируемого блока 8 через видеоусилители 1 и 4, а также через формирователи 2 и 3 импульсов подаются на сигнальные входы вычислительного блока 6 и блока 7 сравнения.

В результате сравнения сигналов в блоке 7 на его выходе образуется сигнал общего количества ошибок (несовпадений), который поступает на вход блока 11 индикации и на один из входов вычислительного блока 6. В блоке 6 вычисляется вероятность правильного обнаружения целей и вероятность ложной тревоги.

Вычисленные значения вероятностей поступают в виде сигналов в блок 9 суммирования.

Одновременно с вычислением вероятностей правильного обнаружения и ложных тревог проводится вычисление отношения сигнал/шум в блоке 10. Параметры каждого опыта запоминаются блоком 14.

После окончания проведения вычислительных операций по сигналам программозадающего блока 15 срабатывает блок 13 индикации и на экране индикатора этого блока воспроизводятся вычисленные рабочие характеристики контролируемого блока 8 для различных режимов его работы, включая работу при наличии помех.

Использование предлагаемого устройства позволяет повысить помехоустойчивость за

Зо

50 счет накопления результатов контроля и усреднения пх, а также обеспечить удобство наблюдения рабочих характеристик контролируемых блоков во всем диапазоне пх предельных параметров.

Формула изобретения

Устройство для контроля радиоэлектронной аппаратуры, содержащее первый блок индикации, последовательно соединенные эталонный блок и первые видеоусилитель и формирователь импульсов и последовательно соединенные программозадающий блок, блок имитации неискаженного сигнала, блок ввода активных и пассивных помех, контролируемый блок, вторые видеоусилитель и формирователь импульсов, блок сравнения и второй блок индикации, причем выходы программозадающего блока подключены к входам эталонного и контролируемого блоков и к входу блока ввода активных и пассивных помех, а выход блока имитации неискаженного сигнала подключен к входу эталонного блока, отл и,ч а ю щееся тем, что, с целью повышения помехоустойчивости устройства, в пего введены блок суммирования, первый и второй вычислительные блоки и запоминающий блок, одни нз входов введенных блоков соединены с выходам программозадающего блока, выходы блока имитации неискаженного сигнала через второй вычислительный блок и выход первого формирователя импульсов через последовательно соединенные первый вычислительный блок и блок суммирования подключены к соответствующим входам первого блока индикации, один из входов которого соединен с выходом запоминающего блока, а выходы первого и второго формирователей импульсов подключены к входам блока сравнения и первого вычислительного блока соответственно.

Источники информации, принятые во вн мание при экспертизе:

1. Патент Франции М 2057426, кл. G 01»

31/00, 1971.

2. Патент СШЛ Ко 3172105, кл. 343 -17.7, 1965.

3. Ралль В. Ю. и др. Тренажеры и имитаторы, М., Оборонгпз, 1969, с. 201 — 202 (прототип) .

544948

Составитель Н. Белинкова

Тскрсд Л. Камьпиникова

Корректор 3. Тарасова

1зсдактор В. Зенкевич

Заказ 113/12 Изд. Ме 154 Тираж 1069 Подписное

ЦНИИПИ Государственного комитета Совета Мшшстров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская иаб., д. 4/5

Типография, пр. Сапунова, 2