Устройство для контроля дешифратора
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
013 544969
Союз Советских
Социалистических
Республик (61) Дополнительное и авт. свид-ву (22) Заявлено 17.06.74 (21) 2033843/24 с присоединением заявки ¹ (23) Приоритет
Опубликовано 30.01.77. Бюллетень ¹ 4
Дата опубликования описания 03.02.77 (51) Ч. Кл.- G 06Г 11 00
Гасударственный комитат
Совета Министров СССР па делам изобретений и открытий (53) УДК 681 325(088.8) (72) Авторы изобретения
Е. М. Антонюк и А. Л. Степанов
Ленинградский ордена Ленина электротехнический институт им. В. И. Ульянова (Ленина) (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА
Изобретение относится к области вычислительной техники и может быть использовано в многоканальных системах передачи информации, системах связи, ЦВМ.
Известно устройство (11 для контроля дешифратора, содержащее логические элементы И, ИЛИ, инверторы и кодовые сумматоры.
Указанное устройство имеет такой недостаток, как сложность, а следовательно, и малая надежность, причем сложность увеличивается примерно пропорционально количеству выходных шин контролируемого дешифратора.
Известно также устройство (2) для контроля дешифратора, наиболее близкое и изобретению по технической сущности и достигаемому результату, содержащее элемент
ИЛИ, выход которого соединен с выходом устройства.
Недостатками известного устройства являются значительная сложность и низкая надежность устройства, обусловленная необходимостью подбора величин резисторов и конденсаторов цепей заряда схем антисовпадения. При этом надежность устройства попив жается, а сложность растет почти пропорционально увеличению количества выходов дешифратор а.
Цель изобретения — упрощение устройства и повышение надежности.
Зто достигается тем. что устройство содерж1гг блок аналогового суммирования, первый и второй пороговые элементы, причем входы устройства соединены с входами блока àíà Ioгового суммирования, выход которого черсз первый и второй пороговые элемcIIòû подключен к входам элемента ИЛI I.
Блок-схема устройства представлена Ila чертеже.
Устройство для контроля дешифратора содержит блок 1 аналогового суммирования, 110роговые элементы 2, 3, элемент 1 IЛI I 4.
Работает устройство следуюпн1м образом.
Для одного элемента 2 устанавливается порог срабатывания, равный нулю, т. е. порог, соответствующий неиспраьности дсшпфратора. когда отсутствуют сигналы на его выходах.
20 для элемента 3 — порог, превышаюпп1й номинальное значение выходного потенциала дсшифратора, т. е. при неисправности, соответствующей одновременному появлегнпо иотенциалов на двух 11 более вы: одах дешпфрато25 ра. При исправной работе дешпфратора выходе блока 1 аналогового суммирования напряжение соответствует номинальному зпачс нию и пороговые элементы 2. 3 ис срабаты вают.
30 Напряжеги1с иа выходе блока 1, если оц
544969 вх.
i /вых— п
Составитель Ф. Багнахметов
Техред А. Камь<шникова Коррсктор Т, Добровольская
Редактор В, Зенкевич
Заказ 129/17 Изд. ¹ 136 Тираж 899 Подпис1<ое
ЦНИИПИ Государствен«ого комитета Совета Министров ГССР по делам изобретений и о1крытий
113035, Москва, )K-35, Раугпская наб., д. 4/5
Гипография, пр. Сапунова, 2 выполнен в виде пассивной суммирующей цепи, определяется выражением л и„/я;
i вых — и
g1/P,, 1/Д„
1 где U,,-, — напряжение íà i-м входе суммирующей цепи;
R; — сопротивление i-го резистора суммирующей цепи;
R„„ — сопротивление нагрузки.
Если R> — — Rg —— ...— — R,=...=R =R, а Рн=оо где и — число входов блока 1 (число выходов дешифратора) .
При нормальной работе дешифратора на выходе блока 1 устанавливается постоянное напряжение, равное /вх - вх, ь Р" и
В случае неисправности, при которой напряжение появляется одновременно на двух и более выходах дешифратора, m /вх вых— п где т — число шин дешифратора, на которых одновременно появилось напряжение.
При неисправности, при которой пропадает напряжение на выходах дешифратора, с/в ы х — 1-1.
Таким образом, при появлении той или иной
5 неисправности изменяется величина напряжения на выходе блока 1 и срабатывает один из пороговых элементов 2, 3. Сигнал с выхода сработавшего порогового элемента через элемент ИЛИ 4 поступает на выход устройства.
10 Устройство вырабатывает сигнал неисправности как в динамическом режиме, так и в статике. При увеличении числа выходов дешифраторов устройство усложняется незначительно.
15 Таким образом, предлагаемое устройство значительно проще и надежнее известного устройства.
Формула изобретения
20 Устройство для контроля дешифратора, содержащее элемент ИЛИ, выход которого соединен с выходом устройства, о т л и ч а ю щ е ес я тем, что, с цель1о упрощения устройства и повышения надежности, оно содержит блок
25 аналогового суммирования, первый и второй пороговые элементы, причем входы устройства соединены с входами блока аналогового суммирования, выход которого через первый и второй пороговые элементы соединен с входа30 ми элемента ИЛИ.
Источники информации, принятые во внимание прп экспертизе:
1. Селлерс Ф. Методы обнаружения ошибок в работе ЗЦВМ, M., «Мир», 1972, с. 227, 35 рис. 12.3.
2. Авт. св. № 329531, кл. G 06f 15/46, 1969.