Следящий аналого-цифровой преобразователь
Иллюстрации
Показать всеРеферат
оциапиотических (61) Дополнительное к авт. свид-ву(22) Заявлено03.11.75 (21) 2185644/21 с присоединением заявки ¹â€” (51) М. Кл, Н 03 К 13/02
Государстеенный комнтет
Совета Миннстроа СССР по делам иэооретенни и от<<рытнЙ (23) Приоритет— (43) Опубликовано 05,02,77,Бюллетень № 5 (53) УДКC21.325!
08 . ), (45) Дата опубликования описания 08.04.7-, (72) Авторы изобретения
В. В, Кудрявцев и В. К.
Изобретение относится к вычислительной технике, Извс Стнш C1ñ",Äß (И< аННЛОГО ЦИфРОВЫР преобразователи, содержащие дополнительно сдвигаюшпй регистр, состояние которого в каждо . такте еле>кения определяет итог уравновешивания. Управление регистром осушествляется с помошью вспомогательного устройства, линии задержки и источника оаразцоВых мер 1). 10
Недостатком таких преобразователей является сложная схема управления, Наиболее близким техническим peii. нием к данному изобретению является следяший аналого-цифровой преобразователь, ссдержа- Ы ш и сравнивающее устройство, связанное через цифроаналоговый греобразователь с выходом Основного реверсивного счетчика, B котором быстродействие преобразователя новь шается путем формирования его младших разрядов при увеличении сигна.—.а рассогласоваки: а выходе сравниваюшегз устройства (2), Недостатком известного преобразователя является узкий диапазон егО функциОнальных возможностей. 25
° Г
Цель,.:- <;о, тения — расш> ре";и е <рункциональн:, х в; з <О>вне< той преобразователя.
Поставленная цель достигается тем, что
B cëåäÿIûIé аналого-цифровс и преобразователь, содержаший сравниваюшее устройство, один вход которого соединен с клеммой входного сигнала, а другой вход через пифроаналоговь,й преобразователь — с выходом основного реверсивного счетчика, один вход кОторого соединен с выходом сравниваюшего устройства, а другой вход — с выходом линии задержки, и генератор импульсов, введены триггер, JI<>гическая схема, вспомогательный реверсивный счетчик и дешифратор, причем выход сравниваюшего устройства соединен с первыми входами триггера и логической схемы, второй вход триггера подключен к выходу линии задержит;, а выход триггера соединен с вторым входом логической схемы, входы вспомогательного реверсивного счетчика связаны с выходами логической схемы, генератора импульсов, а вь".ход через дешифратор соединен с третьим входом Осноьного реверСИВНОГО СВЕ1 <-аиа
546099
Структурная схема следящего аналогоцифрэвэгэ преобразователя приведена на чертеже.
Преобразователь содержит сравнивающее устройство 1, на входы которого подается компенсирующий сигнал Uy с выхода циЬроаналогового преобразователя 2 и входной сигнал Up)(, основной реверсивный счетчик
3, дешифратор 4, вспомогательный реверсивный счетчик 5, линию задержки 6, генераторф тактовых импульсов 7, логическую схему 8 и.триггер 9.
Функционирование устройства рассмотрим при условии, чтэ п =3 и и = 9, где .и„ и П вЂ” количество двоичных разрядов N сээтветственнэ вспомогательного и оснэвнэг0 реверсивных счетчиков.
В начале работы на устройство поступает сигнал начальной установки, по которому во вспомогательный реверсивный счетчик 5 за- ® носится код = 111, Шаг уравновешива7 ния fl = 2э,, где О, — квант преобразования, будет соответствовать занесению + 1 в старший из управляемых разрядов, в данном случае в седьмой. Оптимальный шаг уравновешивания выбирается при произвольном коде во вспомогательном счетчике 5, поэтому начальная установка не является обязательной, но она ускоряет выход устройства на режим слежения.
В результате сравнения сигналов Ug„a U< в произвольный момент времени С„сравнивающее устройство 1 вырабатывает сигнал <р — !1 при 0вх - UK)i0
35 0 npm кх — 1 „<0
Ответ Ф сравнивающего устройства
1 на предыдущем такте запоминается с помощью триггера 9. Ответы Ф„. и Ч . поступают на логическую схему 8, значениеО сигнала на выходе которой = ф Ч - +
+ф„ „ определяет направление счета во вспомогательном счетчике S
При f = 1 — сложение
6 — вычитание 45
Сохранение значения на двух и более соседних тактах означает, что компенсирующий сигнал отстает от входного и в результате вызывает увеличение шага уравновешивания 1l = 2h < в противном случае шаг уравновешивания уменьшается Ь = /2
После определения Ь сигнал с генератора импульсов 7 через линию задержки 6 поступает на основной реверсивный счетчик 3 и вызывает в зависимости от увеличение или уменьшение содержимого счетчика на единицу в соответствующем разряде.
Во вспомогательном коде запрещено сложение при коде Nq = 111 и вычисление при коде N = 000.
Формула изобретения
Следящий аналого-цифровой преобразователь, содержащий сравнивающее устройство, один вход которого соединен с клеммой входного сигнала, а другой вход через цифроаналоговый преобразователь - с выходом основного реверсивного счетчика, один вход которого соединен с выходом сравнивающего устройства, а другой вход — с выходом линий задержки, и генератор импульсов, о т л ич а ю шийся тем, что, с целью расширения функциональных возможностей преобразователя, в него введены триггер, логическая схема, вспомогательный реверсивный счетчик и дешифратор, причем выход сравнивающего устройства соединен с первыми входами триггера и логической схемы, второй вход триггера подключен к выходу линии задержки, а выход триггера соединен с вторым входом логической схемы, входы вспомогательного реверсивного счетчика связаны с выходами логической схемы и генератора импульсов, а выход через дешифратор соединен с третьим входом основного реверсивного счетчика.
Источники информации, принятые во внимание при экспертизе:
1. Авторское свидетельство СССР № 319068, М.Кл. Н 03 К 13/02, 18.06.70.
2, Преобразование информации в аналого-цифровых вычислительных устройствах и системах. Под редакцией Г. М. Петрова, Я., "Машиностроение", 1973, с. 207 (прототип) .
546099
Составитель А. Титов
Редактор Н. Петрова Техред М. Ликович Корректор С. Шекмар
Заказ 224/1 Тираж 1052 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4