Устройство запаздывания
Иллюстрации
Показать всеРеферат
M 1%
1 бк61,:отек ш 54690I
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Ü. Ее.
СоцианиоеическиХ
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 18.03.75 (21) 2114980/24 с присоединением заявки № (23) Приоритет
Опубликовано 15.02.77. Бюллетень № 6
Дата опубликования описания 13.04.77 (51) М. Кл. - б 06G 7/625
Государственный комитат
Совета Министров СССР по делам изобретений и открытий (53) УДК 681,323(088.8) (72) Авторы изобретения
E Д. Колтик и Г. Д. Свердличенко (71) Заявитель (54) УСТРОЙСТВО ЗАПАЗДЫВАНИЯ
Изобретение относится к области вычислительной техники и может быть использовано в устройствах для контроля средств статистических измерений, совместно с последними, а также в устройствах, используемых для контроля фазометров и измерителей группового времени запаздывания.
Известны устройства (1), содержащие блоки (устройства) запаздывания. Блок запаздывания известного устройства содержит счетчик тактовых импульсов и сумматор по модулю два, причем вход счетчика тактовых импульсов и один из входов сумматора по модулю два соединены со входом блока запаздывания, выход счетчика тактовых импульсов соединен со вторым входом сумматора по модулю два, выход которого соединен с выходом блока запаздывания. Однако такое устройство позволяет получить запаздывание, только равное периоду тактовых импульсов.
Известно тактке устройство запаздывания (2), содержащее счетчик импульсов, один из входов которого соединен с выходом первого элемента И, другой вход счетчика соединен с первым входом триггера и входом синхроимпульсов устройства, выходы счетчика через переключатель соединены со вторым входом триггера, первый выход которого подключен к первому входу первого элемента И, второй вход которого соединен с пепвым входом второго элемента И и является входом устройства. Такое устройство имеет сравнительно низкое быстродействие.
Целью изобретения является повышение быстродействия устройства запаздывания, что позволяет увеличить производительность измерений и контрольно-поверочных испытаний с помощью устройств, содержащих блок запаздывания.
10 Цель достигается тем, что в предлагаемом устройстве второй выход триггера подключен ко второму входу второго элемента И, выход которого является выходом устройства.
На чертеже представлена структурная схема предлагаемого устройства запаздывания.
Устройство запаздывания содержит счетчик тактовых импульсов 1, триггер 2, элементы И 3 и 4, переключатель 5. Вход устройства запаздыванчя соединен со входами элементов И 3 и 4, вторые входы которых соединены с выходами триггера 2. Вход триггера 2 через переключатель 5 соединен с выходом счетчика тактовых импульсов 1. Вход счетчика тактовых импульсов 1 соединен с выходом элемента И 4, а выход элемента И 3 соединен с выходом устройства запаздывания.
Устройство работает следующим образом.
В зависимости от исходного состояния схемы триггера 2 выбранный интервал запаздывания формируется или с момента поступле546901 нпя па вход устройства запаздывания тактовых импульсов, илп по истечении заданного интервала пропусканпя. Интервал пропускания задается устройством, совместно с которым работает устройство запаздывания. По окончании этого интервала на один из входов триггера должен быть подан синхронизирующий (или контролирующий) импульс.
Рассмотрим режим работы, при котором интервал запаздывания формируется с момента поступления в устройство запаздывания тактовых импульсов. При этом сигналы с выходов триггера создают условия для срабатывания элемента И 4. Тактовые импульсы, поступающие в устройство запаздывания, не проходят на выход этого устройства, а через
«открытый» элемент И 4 поступают на вход счетчика тактовых импульсов 1, который отсчитывает число тактов запаздывания до тех пор, пока с выхода выбранной с помощью переключателя 5 ступени не будет передан импульс на вход триггера 2. Этот сигнал приводит к изменению состояния триггера 2, в результате чего «открывается» элемент И 3 и . «запирается» элемент И 4, При этом тактовые импульсы начинают проходить на выход устройства запаздывания. По истечении интервала пропускания синхронизирующий импульс, поступающий на один из входов триггера 2, вновь изменяет его состояние, что приводит к возобновлению работы счетчика тактовых импульсов 1 и т. д. Тот же синхронизирующий им пульс производит «чистку» счетчика перед новым циклом работы. Сигнал с выхода устройства запаздывания может быть использован для управления работой узлов устройства, обеспечивающего контроль средств измерений или анализирующего характеристики информационных сигналов.
Устройство запаздывания может работать в режиме создания лишь начального сдвига.
При этом необходимость в синхронизирующем импульсе отпадает, поэтому его связи на чертеже показаны пунктиром.
Устройство запаздывания входит в структурную схему коррелометра любого принципа действия; спектроанализатора, принцип действия которого основан на использовании преобразования Винера-Хинчипа; корреляционного фазометра, а также устройств, используемых для контрольно-поверочных испытаний этой аппаратуры и любых иных типов
5 фазометров. Устройство запаздывания используется и как самостоятельный блок, который может быть включен в комплект аппаратуры для расширения ее функциональных возможностей. Так, использование устройства
1р запаздывания совместно с дисперсиометромковариатором (прибор, определяющий усредненное произведение ординат сигналов, взятых в одинаковые моменты времени; для ординат одного и того же сигнала это — мощ15 ность переменных составляющих или полная мощность) расширяет возможности этого прибора до возможностей коррелометра.
Предлагаемое устройство запаздывания может быть использовано в перечисленных вы2р ше устройствах, в которых применяется квантование по времени анализируемого сигнала, для сдвига во времени сигнала одного канала относительно другого.
Формула изобретения
Устройство запаздывания, содержащее счетчик импульсов, один из входов которого соединен с выходом первого элемента И, другой вход счетчика соединен с первым входом триггера и входом синхроимпульсов устройства, выходы счетчика через переключатель соединены со вторым входом триггера, первый выход которого подключен к первому входу первого элемента И, второй вход которого соединен с первым входом второго элемента И и является входом устройства, о тл и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в нем второй выход тригге4р ра подключен ко второму входу второго элемента И, выход которого является выходом устройства.
Источники информации, принятые во внимание при экспертизе:
45 1. Авторское свидетельство СССР № 392501, М. Кл. G 06F 15/36, 1974.
2. Авторское свидетельство СССР № 271566, М, Кл. G 06G 7/625, 1970, 546901
Составитель В. Жовинский
Техред Е, Хмелева
Редактор Н. Каменская
Корректор О. Тюрина
Типография, пр. Сапунова, 2
Заказ 440/18 Изд. М 177 Тираж 899 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Раушская наб., д. 4/5