Приемник дискретной информации

Иллюстрации

Показать все

Реферат

 

11 11 547040

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свпд-ву (22) Заявлено 20.03.75 (21) 2115157 09 с присоединением заявки № (23) Приоритет

Опубликовано 15.02.77. Бюллетень № 6

Дата опубликования описания 03.03.77 (51) М. Кл. - Н 04В 1/10

Н 041 7/02

Государственный комитет

Совета Министров СССР ао делам изобретений и открытий (53) УДК 621.394.62 (088.8) (72) Автор изобретения

Л. Л. Клюев

Минский радиотехнический институт (71) Заявитель (54) ПРИЕМНИК ДИСКРЕТНОЙ ИНФОРМАЦИИ

Изобретенче относится к радиотехнике и может использоваться в системах радиосвязи и радиолокации.

Известен приемник дискретной информации, содержащий последовательно соединенные первый перемножитель и блок фазовой автоподстройки частоты (ФАП), выход которого через второй перемножитель подключен к блоку слежения за задержкой (БСЗ), второй и третий входы которого соединены с соответствующими выходами генератора опорной последовательности, подключенного к первому перемножителю, сигнальный вход которого соединен с сигнальным входом второго перемножителя (1).

Однако известное устройство имеет низкую точность приема информации.

Целью изобретения является повышение точности приема информации.

Для этого в предлагаемый приемник дискретной информации введены блок управления, блок выделения информации, состоящий из последовательно соединенных третьего перемножителя, фильтра нижних частот и усилителя-формирователя, четвертый перемножитель, формирователь и блок обнаружения, состоящий из последовательно соединенных пятого перемнозкителя, интегратора и пороговой схемы, выход которой подключен к блоку управления, второй вход которого соединен с БСЗ, а выход — с генератором опорной последовательности, выход которого через четвертый перемножитель подключен к входам формирователя и третьего перемножителя, 5 второй вход которого соединен со вторым выходом генератора опорной последовательности, третий BblxoJ которого подключен к пято. му перемнож11телю, второй и третин входы которого соединены соответствен1,о с спг11аль10 ным входом первого псремножитсля 11 Bllxoдом усилителя-формирователя, а к четвертому входу пятого перемножителя подклю:1сп блок

ФАП, соединенный со вторым вход м четвертого перемножителя, третий вход которого со15 единен с сигнальным входом первого перемножителя, ко второму входу которого подключен формирователь.

На чертеже приведена структурная электрическая схема предложенного гриемннка

20 дискретной информации.

Приемник дискретной информации содержит последовательно соединенные первый перемножитель 1 и блок фазовой автоподстройкп частоты (ФАП) 2, выход которого через

25 второй перемножитель 3 подключен и блоку слежения за задержкой (БСЗ) 4, второй и третий входы 5, б которого соединены с соответствующ11ми выходами генератора 7 опорной последовательности. подключенного к первому

30 перемножителю 1, сигнальный вход 8 которого

547040 соединен с сигнальным входом второго перемножителя 3, блок управления 9, блок выделения информации 10, состоящий из последовательно соединенных третьего перемножителя

11, фильтра нижних частот 12 и усилителяформирователя 13, четвертый перемножитель

l4, формирователь 15 и блок обнаружения lб, состоящий из последовательно соединенных пятого перемножителя 17, интегратора 18 и пороговой схемы 19, выход которой подключен к блоку управления 9, второй и третий входы 20, 21 которого соединены с блоком слежения 4, а выход — с генератором 7 опорной последовательности, выход которого через четвертый перемножптель 14 подключен к входам формирователя 15 и третьего псремножителя 11, второй вход 22 которого соединен со вторым выходом

23 генератора 7 опорной последовательности, третий выход 24 которого подключен к пятому перемножителю 17, второй и третий входы 25, 2б которого соединены соответственно с сигнальным входом 8 первого перемножителя 1 и выходом усилителя-формирователя 13, а к четвертому входу 27 пятого перемножителя 17 подключен блок ФАП 2, соединенный со вторым входом 28 четвертого перемножителя 14, третий вход 29 которого соединен с сигнальным входом 8 первого перемножителя 1, ко второму входу которого подключен формирователь 15.

Приемник дискретной информации работает следующим образом.

При поступлении входной Д-последовательности с периодом 2" (n= l, 2, 3, 4, ...) блок

ФЛП 2 и БСЗ 4 вводятся в спнхронпзм по отрезку последовательности с периодом

2" (lг(п). В процессе синхронизации опорная

Д-последовательность с периодом 2" от периода к периоду сдвигается на величину одного дпскрета входной последовательности.

При совпадении опорной Д-последовательности с периодом 2" с одним из отрезков входной

Д-последовательности на выходе формирователя 15 появляются разпополярные импульсы, которые являются оценкой произведения

Д," — "+ -последовательности ti информационныхх посылок.

Длительность впдсоимпульсов равна 2 - — т„.

На выходе первого перемножптеля 1 появляется спнусоидальное напряжение, а на выходе второго перемножителя 3 — периодически повторяющаяся последовательность с периодом

2" и с длительностью дискрета т . На второй вход 20 блока управления 9 пз БСЗ 4 поступает напряжение. На выходе блока обнаружения lб сигнал отсутствует. С появлением напряжения на втором входе 20 блока управления 9 поиск по задержке видоизменяется так, что от периода к периоду входной Д-последовательности опорная Д-последовательность с периодом 2" сдвигается на время 2"т„ до тех пор, пока входная Д-последовательность не окажется в фазе с опорной, действующей на входе блока обнаружения lб. Тогда на выходе пороговой схемы 19 появляется постоянное напряжение, которое, поступая на блок управления 9, переводит приемник в режим слежения.

Движение опорных последовательностей относительно принимаемой прекращается. Если используется шаговый поиск, время, затрачиваемое на поиск, равно

221 — 1 ь 22п — Й вЂ” 1 и И

В режиме слежения производится слежение за фазой приходящего сигнала и за его задержкой.

Выделение дискретной информации производ пся следующим образом.

На третий перемножитель 11 поступают напряжения с выхода четвертого перемножителя

14 и с выхода генератора 7. Напряжение на выходе четвертого перемножителя 14 представляет Д-последовательность с периодом

2" †"+ и длительностью дискрета 2" †т знак

Ы! которой изменяется по закону Д" — "+ -кода, и дополнительно манипулированной информационными посылками. При умножении этого напряжения на опорную Д" — "+ -последовательность на выходе блока информации 10 образуются информационные посылки.

Вероятность ошибки, определяющая гочность приема информации, равна

Ре =- 1 — Ф где Е=2 Ь",т„ — энергия сигнала, определяемая амплитудой 7„ длительностью дискрета последовательности т и ее периодом 2 ".

35 1

&(x) = ) е — ч*" dx.

1 2-.

Прп приеме Д-последовательности с периодом 2 : вероятность ошибки равна

Ре, = — 1 — Ф где Е1 — — 2Чl „.т„— энергия сигнала, причем се величина меньше в 2" —" раз.

45 За счет увеличения энергии сигнала увеличивается точность приема дискретной информации.

Фор мул а изобретения

50 Приемник дискретной информации, содерхкащий последовательно соединенные первый перемножитель и блок фазовой автоподстройки частоты, выход которого через второй перемножитель подключен к блоку слежения за

55 задержкой, второй и третий входы которого соединены с соответствующими выходами генератора опорной последовательности, подключенного к первому перемножителю, сигнальный вход которого соединен с сигнальным вхо60 дом второго перемножителя, отл ич а юlll,и йс я тем, что, с целью повышения точности приема информации, в него введены блок управления, блок выделения информации, состоящий пз последовательно соединенных третьегс

65 пе1земножителя, фильтра нижних частот и уси547040

Составитель Е. Любимова

Техред Л. Котова

Редактор И. Шейкин

Корректор А. Степанова

Чаказ 333 10 Изд. ¹ 203 Тира>к 869 Подписное

ЦНИИПИ Государственного ком:ггега Со ста i4 пиетров СССР по делам изобретений и открытий

113035, Москва, Я(-35, Раушская иаб., д. 4,5

Типография, ир. Сапунова, : лителя-формировате.чя. четвертый перемножитель, формирователь и блок обнаружения, сост. ящий из последовательно соединенных пятого перемножитсля, интегратора и пороговой схемы, выход которой подключен и блоку управления, второй вход которого соединен с блоком сле>кcния за задержкой, а выход — с генератором опорной последовательности, выход которого через четвертый персмножитель подключен к входам формирователя и третьего перемиожитсля, второй вход которого соединен со вторым выходом генератора опорной последовательности, трстий выход которого подключен к пятому исрсмножителю, второй и трс I- и входы к iторого сосдш.eI!û соответственно с сигнальным входом первого перемножитсля и выходом усилителя-формирователя, а к четвсртому ьходу пятого перемножителя подключен блок фазовой автоподстройки час5 тоты, соединенный с вторым входом четвертого перемножитсля, третий вход которого соедш ен с сигнальным входом первого перемножителя, ко второму входу которого подключен формирователь.

Источник информации, принятый во внимание прп экспертизе.

1. А. И. Ллсксеев и др. «Теория и применение псевдослучайных сигналов», М., «Наука», 15 1969, с. 216 (прототип).