Устройство передачи и приема информации для рассредоточенных объектов

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е (>549822

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Реслуолик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт, свид-ву— (22) Заявлено 19.06.74 (21) 2035031, 24 (51) М.Кл.- 6 08 С 19, 1,", с присоединением заявки ¹â€”

Государственный комитет

Совета Министров СССР по делам изобретений н открытий (23) Приоритет— (43) Опубликовано 05.03.77. Бюллетень X 9 (45) Дата опубликования описания 15.06.77 (53) УДК 621.398 (088.8) (72) Авторы изобретения

А. Б. Мархасин, 1О. В. Бабушкин, Г. В. Беляев и В, Г. Беляков (71) Заявитель Институт горного дела Сибирского отделения АН СССР (54) УСТРОЙСТВО ПЕРЕДАЧИ И ПРИЕМА

ИНФОРМАЦИИ ДЛЯ РАССРЕДОТОЧЕННЫХ ОБЪЕКТОВ

Изсбретенпе относится к телемехенике и может быть использовано в устройствах передачи и приема цифровой информации при управлении рассредоточенными объектами.

Известны устройства передачи и приема информации, содержашие на передающей стороне информационный блок, выход которого через блок кодирования подключен к первому в..оду сумматора lIQ модулю, выходы адресного регистра соединены с соответствующими входами генератора адресов, выход которого соединен с первым входом передатчика, синхронизирующие входы информационного блока, генератора адресов и блока кодирования подключены соответственно к вы. оду тактов информационных разрядов, выходу тактов адресных разрядов и выходу тактов кодирования блока управления, а на приемной сторсне — приемник, выходы которого подключены ко входу блока адресации и одному из входов сумматора по модулю, выход сумматора по модулю через декодпрующий блок соединен с выходным регистром.

Второй выход декодируюгцего блока подключен к селектору ошибок, а выход последнего — к разрешающему входу выходного регистра. Синхронизирующие входы декодирующего блока, выходного регистра и блока адресации подключены к соответствующим выходам блока управления.

Недостаток известного устройства заключается в низкой помехоустойчивости. Это обусловлено тем, что посылки синхронизации суммируются по модулю только с проверочными символамп.

В предложенном устройстве этот недостаток устранен за счет того, что в него на передающей стороне введен блок кодирования адресов, вход которого подключен к дополнительному выходу генератора адресов, сннхронизируюший вход — к дополнительному вы-: ходу блока управления, выход — ко второму входу сумматора, выход которого подключен ко второму входу, передатчика, а на приемной

15 стороне введен блок кодирования адресов, вход которого подключен к дополнительному выходу блока адресации, выход — ко второму входу сумматора по модулю, а синхронизпрующий вход соединен с дополнительным

20 выходом блока управления.

На фпг. 1 представлена блок-схема пре;лагаемого устройства; на фиг. 2 — временная диаграмма, поясняющая его работу.

Устройство содержит на передающей стороне информационный блок 1, выход которого соединен с блоком 2 кодирования информации. Спнхронизирующпй вход информаI. HoHHoI0 блока 1 подключен к выходу тактов информационных разрядов блока т управзо ления, выход тактов кодирования информа549827

25 зо

65 ции которого соединен с синхронизирующим входом блока кодирования 2.

Вход блока кодирования 2 подключен к одному из входов сумматора 4 по модулю. Ко второму входу у сумматора 4 подключен выход дополнительного кодирующего блока 5 адресов, вход которого подключен к дополнительному (последовательному) выходу генератора б адресов. Синхронизирующий вход блока адресов 5 соединен с дополнительным выходом блока управления передающей стороны. Выход сумматора 4 подключен к первому входу передатчика 7. Параллельные входы генератора б соединены с выходамп адресного регистра 8, синхронизирующий вход— с одним из выходов блока управления 5, а выход — со вторым входом передатчика 7.

На приемной стороне второй выход приемника 9 соединен со входом блока 10 адресации, а первый — с однм из входов сумматора 11 по модулю. Второй вход сумматора по модулю подключен к выходу дополнительно введенного блока кодирования 12 адресов, вход которого подключен к выходу блока адресации 10. Выход сумматора fl соединен через кодирующий блок 18 с регистром 14 вывода информации. Другой выход блока 18 подключен ко входу селектора 15 ошибок, а выход селектора подключен к разрешающему входу регистра 14. Синхронизирующие входы блока кодирования адресов 12, блока 18, блока адресации 10 и регистра 14 подключены и соответствующим выходам блока 16 управления приемной стороны. Кодирующий блок

12 может быть выполнен активным на регистре сдвига с обратными связями (вырабатывающим проверочные символы для любой адресной кодовой комбинации) илн пассивным (запоминающим только одну адресную кодовую комбинацию вместе с проверочными символами) .

Устройство работает следующим образом.

В адресный регистр 8 записывается адрес приемной стороны (периферийного пункта, которому предназначена информа ция), а в информационный блок 1 — сама информация.

Генератор 6 адресов вырабатывает одним пз известных методов сигналы адресного переключения, которые через передатчик 7, канал связи и приемник 9 поступают на входы блоков 10 адресации, осуществляя временное разделение последних (происходпт поочередное адресное подключение) .

В момент адресного подключения приемной стороны (одного из периферийных пунктов), которой предназначена информация, что фиксируется на передающей стороне совпадением адресов в регистре 8 и генераторе б, информация на тактах, задаваемых блоком 8 управления, начинает поступать в блок 2 и далее через сумматор 4 и передатчик 7 в канал. В кодирующем блоке вырабатываются и добавляются к информации проверочные символы. Одновременно с последовательного выхода генератора б символы адресной кодовой комбинации поступают на дополнительный кодирующий блок 5 адресов, где вырабатываются и добавляются к указанной комбинации проверочные символы, и далее — ко второму входу сумматора 4. В сумматоре происходит сложение по модулю символов информационной кодовой комбинации с адресными и проверочными символами адресной кодовой комбинации. На приемной стороне информация с выхода приемника 9 поступает на один из входов сумматора 11, на второй вход которого поступают с блока 12 символы адресной кодовой кмбинации, соответствующей адресу данного периферийного пункта, вместе с проверочными символами. Принимаемые из канала символы. суммируются по модулю с символами выхода блока 12 и поступают в блок 18. Если адрес пункта, выработанный генератором 6 на передающей стороне, совпадает с адресом данного пункта приемной стороны (на выходе блока 10 адресации) и в канале не произошли ошибки, тс с выхода блока 18 на селектор 15 ошибок поступает нулевой синдром и селектор вырабатывает сигнал «правильно», разрешающий считывание принятой информации из регистра 14. В противном случае (нет соответствия адресов, произошли ошибки в канале, либо то и другое одновременно) кодер вырабатывает ненулевой синдром («ошибка»), и селектор запрещает вывод принятой информации.

Более подробно работу устройства можно рассмотреть на частном примере. Пусть, например, устройство работает с пошагoBoH синхронизацией, когда сигналы адресного подключения ... i — 3, i — 2, i — 1, ... (см. фиг. 2) образуют рекуррентную М-последовательность, а текущее значение адреса пункта приемной стороны, связанного с передающей стороной, определяется по фазе M-последовательности.

Таким образом, на основании сигналов адресного переключения блоки 10 всех пунктов приемной стороны (в нашем примере их

16, малое число пунктов взято для упрощения временной диаграммы) «следят» за текущим значением адреса, с которым в данный момент связана передающая сторона.

Поскольку сигналы адресного подключения...i — 4,i — З,i — 2,i — 1,i ... (нафиг.2 заштрихованы) имеют малый объем (в приведенном примере — 1 бит), возможны, как указывалось, ошибки.

Для уменьшения вероятности ошибки в предлагаемом устройстве закодированный избыточным кодом адрес дополнительно «наносится» на информацию без разрушения последней, как показано на временной диаграмме. После передачи сигнала переключения на — 4 адрес информация 1001 (в десятичном коде число 9) с выхода информационного блока 1 поступает в блок 2, где вырабатываются проверочные символы 011. Одновременно адрес i — 4 в двоичном коде 1110 (десятичное число 7) с выхода генератора б адре549827 сов поступает на кодирующий блок 5 адресов, где вырабатываются проверочные символы 010. Закодированные избыточным кодом информация с выхода 2 и адрес с выхода 5 поступают на сумматор 4, на выходе которого образуется поразрядная сумма кодовых комбинаций по модулю два 0010111, которая передается через радиоканал, выделяется приемником 9 и поступает на один из входов сумматора 11. На другой вход сумматора 11 поступает с выхода блока 12 закодированный избыточным кодом i — 4 адрес, выработанный блоком 10 адресации пункта приемной стороны. Так как кодовые комбинации с выходов блоков 5 и 12 при правильной адресации в точности совпадают, то в результате суммирования по модулю два в блоке 11 кодов с выходов блока 12 и приемника 9 код информации восстанавливается. Восстановленный код информации на выходе блока 11 в этом случае в точности совпадает с исходной кодовой комбинацией на выходе блока 2, поэтому блок 18 информации вырабатывает нулевой синдром, указывающий на отсутствие ошиоок.

Для — 3 адреса на временной диаграмме показан случай появления ошибок в адресе и информации. В результате искажения сигнала i — 3 адресного подключения на приемной стороне ложно выделен К-й адрес, что привело к несовпадению комбинаций на выхода.;.

5 и 12. В результате искажения в канале 5-го разряда информационного сигнала нарушилось соответствие между вых. 4 и вых. 9. В итоге, восста новленная кодовая комбинация на вых. 11 не совпадает с исходной на выходе 2 (несовпадающие разряды отмечены восклицательными знаками), вследствие чего блок 18 информации вырабатывает ненулевой синдром, указывающий на обнаружение ошибки, Случай ошибки только в адресе проиллюстрирован на i — 2 адресе. Здесь нет соответствия между выходами кодирующих блоков 5 и 12 адресов. Если ошибка присутствует только в информационном сигнале

5 (— 1 адрес), то нарушается соответствие между выходами блоков 4 и 9. !

Формула изобретения

Устройство передачи и приема информации для рассредоточенных объектов, содержащее на передающей стороне информационный блок, выход которого через блок кодирования подключен к первому входу сумматора по модулю, выходы адресного регистра соединены с соответствующими входами генератора адресов, выход которого соединен с первым входом передатчика, синхронизирующие входы информационного блока, генератора адресов и блока кодирования подключены соответственно к выходу тактов информационных разрядов, выходу тактов адресных разрядов и выходу тактов кодирования блока

20 управления, а на приемной стороне приемник, выходы которого подключены ко входу блока адресации и одному из входов сумматора по модулю, выход сумматора по модулю через декодирующий блок соединен с выход25 ным регистром; второй выход декодирующего блока подключен к селектору ошибок, а выход последнего — к разрешающему входу выходного регистра; синхронизирующие входы декодирующего блока, выходного регист30 ра и блока адресации подключены к соответствующим выходам блока управления, о т— л и ч а ю щ е е с я тем, что, с целью увеличения помехоустойчивости, в устройство на передающей стороне введен блок кодирования

35 адресов, вход которого подключен к дополнительному выходу генератора адресов, синхронизирующий вход — к дополнительному выходу блока управления, выход — ко второму в: оду сумматора, выход которого подключен

40 ко второму входу передатчика, а на приемной стороне введен блок кодирования адресов, вход которого подключен к дополнительному выходу блока адресации, выход — ко второму входу сумматора по модулю, à синхрони45 зирующий вход соединен с дополнительным выходом блока управления.

0101

: o0r

О 1 1

r O0r

D//x.2 (l. 1) оа. о" сс -Ц) сс-2) сс -3 ) 0 110

1 О

Вык б

Вьи о В исц с-2 с-ц с 1

Канал

Вы,с. У с. — 1)

0 0 r 0 с/) сс-4) с/с) rr0o

Вым!О

ВыА . 12

I / / / / (/ /

Br/// rr и и//щормации

<и> 2

Составитель В. Кузнецов

Техред И. Сметанина

Корректор И. Симкина

Редактор Л. Утехина

Тип. Харьк. фил. пред. «Патент»

>

Ф ф

0 0 1 0 f f 0 0 r /с / 11 О 1 1 1 O O f 0 0 f О 1 / 1 0 f r f 0 0

1011 f 00 frr 00/0 00 r îf0 1000110 0f01f f0

011/001 0; r r 0;, 0rooof f for Uoof op for« и « roor orfroo ;„ofogoff rofooef ooroffr

01r f op f0/ r f 10 f 010001 00000rooro

r0r f r00 fr f oUr 0 1/ а, ооо 01;о;ап о/о «10

ff0OfOr fOo « « rOOrOrr rrrOrof 0rffOOf

Заказ 270 977 Изд. М 475 Тираж 869 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5