Электронные часы
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистиыеских
Реслублик
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВЙДИТИДЬСТВУ (11) 551599 (61) Дополнительное к авт. свид-ау (22) ЗаЯвлено 13.02.76(21) 2323167/10 с присоединением заявки № (23) Приоритет(43) Опубликовано 25.03 77Бюллетень № 11 (45) Дата опубликования опнсання22.04.77 (51) М. Кл.е (д 04 F 5/00
Гасударственный комитет
Совета Министраа СССР па делам леааретений и открытий (53) УДК 681.11 (088.8) (72} Авторы изобретения
Б. С. Егоров, А. А. Козлов и В. П. Селезнев (71) Заявитель (54) ЭЛЕКТРОННЫЕ ЧАСЫ
Изобретение относится к приборостроению и измерительной технике и может быть использовано на различных измерительных пунктах в качестве устройства вторичного эталона времени. 5
Известны электронные часы, обеспечивающие привязку импульсов автономного времени к точному времени и содержащие генератор стабильной частоты, делители частоты, блок отсчета автономного времени и индика- 0 тор погрешности привязки импульсов автономного времени (lj.
Наиболее близкими к предлагаемым являются электронные часы, содержащие генератор стабильной частоты, подключенный через т5 схему коррекции к блоку отсчета автономного времени, и индикатор погрешности, один вход которого подключен к выходу приемника сигналов точного времени (2j.
Однако в таком устройстве по окончании кор- ро рекции индикатор погрешности будет давать погрешность, равную времени распределении радиосигнала.
Цель изобретения — повышение точности привязки часов к точному времени. 25
Поставленная цепь достигается тем, что электоокные часы снабжены схемой задержки, запоминающим устройством, переключателем адресов, первый вход схемы задержки соединен с выходом блока отсчета автономного времени, второй вход схемы задержки соединен с выходом запоминающего устройства, выход схемы задержки соединен со вторым входом индикатора погрешности, вход запоминающего устройства соединен через переключатель адресов с входом перестройки частоты приемника.
На чертеже приведена блок-схема электронных часов.
Электронные часы состоят из генератора стабильной частоты 1, схемы коррекции 2, блока отсчета автономного времени 3, дискретной схемы задержки 4, индикатора погрешности 5, запоминающего устройства 6, переключателя 7 адресов и приемника сигналов точного времени 8.
Частота с генератора 1 через схему коррекции 2, представляющую собой делители частоты с переменным коэффициентом деле551599
Составитель А. Иванов
Техред А. Демьянова Корректор С. Болдижар
Редактор Н. Иванова
Заказ 121/24 Тираж 602 Подписное
ЦНИИПИ Государственного хомитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 ния, подается на блок 3, обеспечиваюший дальнейшее ее деление до необходимых единиц времени, а также формирование выходных единиц времени и его индикацию.
Сехундные импульсы автономного времени поступают из блока 3, через дискретную схему задержки 4, на индикатор погрешности 5.
На второй вход этого индикатора поступают секундные импульсы точного времени с приемника 8 сигналов точного времени. Схема
4 осуществляет задержку секундных импульсов автономного времени на время распространения радиосигнала от станции точного времени. Это время заранее определяетсярасчетным или экспериментальным путемдлякаждой станции точного времени и предварительно заносится в запоминающее устройство 6. ОдHoBpf ìåHíî с задержкой по каждому адресу запо .инаюшего устройства может вводиться и рабочая частота соответствующей станции точного времени.
Выбор задержки производится подачей на управляющие входы схемы задержки 4 кода соответствующей задержки из запоминающего устройства 6. Переключение адресов уст ройства 6 и коммутатора фиксированных частот приемника 8 осуществляется переключателем 7; при этом одновременно изменяются частота настройки приемника и величина задержки дискретной схемы задержки 4.
Формула изобретения
Электронные часы, содержащие генератор стабильной частоты, подключенный через схе му коррекции х бпоку отсчета автономного времени, и индихатор погрешности, один вход которого подключен к выходу приемника ситналов точного времени, о т л и ч а ю щ и— е с я тем, что, с целью повышения точности привязки к точному времени, они снабжены схемой задержхи, запоминающим устройством и переключателем адресов, первый вход схемы задержки соединен с выходом бпока отсчета автономного времени, второй вход схемы задержки соединен с выходом запоминающего устройства, выход схемы задержки соединен со вторым входом индикатора погрешности, вход запоминающего устройства соединен через переключатель адресов с входом перестройки частоты приемника.
Источники информации, принятые во внимание при экспертизе заявки:
1. Бирюков С. Синхронизатор для часов, Радио, No 10, 1974, стр. 53-54.
2. Авторское свидетельство М 356624, М. Кл . G 04 F 5/00, 03.11.73 (прототип).