Синусно-косинусный преобразователь
Иллюстрации
Показать всеРеферат
ф У ч, 1 ° ф
У ! 1
ОП ИСАНИ
ИЗОБРЕТЕН ИЯ чф т ц т g. -.. — Ъ вЂ” "" — ""
Е !1i) 551659
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 03.04.75 (21) 2122999/24 с присоединением заявки №вЂ” (23) Приоритет (51) М. K;:.-
406 G 7/22
Государственный номитет
Совета Министров СССР по делам изобретений
II 0TKPbITMH (43) ОпУбликовано25.03.77.Бюллетень № 11 (53) УДК 881 335 (088.8) (45) Дата опубликования описания10.06.77 (72) Авторы изобретения
А. Н. Черногорский, В. А. Миров и А. И. Смуров (71) Заявитель (54) СИНУСНО-КОСИНУСНЫЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к автоматике и вычислительной технике и может применяться в системах числового программного управления.
Известен синусно-косинусный преобразователь, содержащий реверсивные счетчики, двоичные умножители, блок коммутации, регистры, логические элементы И.
Известен также преобразователь, содержащий реверсивный счетчик, блок линейных )p преобразователей, счетчик, элементы ИЛИ, триггер знака и группу переключателей.
К недостаткам известных устройств относятся сложность конструктивной реализации и необходимость применения дополни- 15 тельных цифро-аналоговых преобразователей для преобразования выходного кода в аналоговый сигнал и умножения его на гармоническое опорное напряжение.
Наиболее близок к изобретению преобра- 20 зователь, содержащий две линейные резистивные сетки, соединенные выходами с входами выходного фазоинвертора и подключенные первыми входами к выходу селектор квадрантов, а вторыми входами — к выходам25 дешифратора, причем вход дешифратора и первый вход селектора квадрантов соединены с соответствующими поразрядными выходами входного счетчика.
Недостатки известного преобразователяпониженные точность и скорость функционального преобразования.
С целью повышения точности ч скорости преобразования в синусно-косинусный преобразователь дополнитсльно введены дешифраторы, блок задания узловых точек аппроксимации и селектор точек аппроксимации, входы которого подключены соответственно к выходу блока задания узловых †î÷ аппроксдмации и выходу первого дополнительно-о дешифратора, а выход — ко второму входу селектора квадрантов, причем вход первого дополнительного дешифратора и вход второго дополнительчого дешифратора, соединенного выходом с управляющим входом выходного фазоинвертора, подключены к соответствующим поразрядным выходам входного счетчика.
На чертеже представлена блок-схема преобразователя.
551659
Преобразователь содержит блок 1 задания узловых точек аппроксимации, входной счетчик 2, селектор квадрантов 3, селек-.ор точек аппроксимации 4, дешифраторы 5, 6 и 7, линейные резистивные сетки 8 и 9, выходной фазоинвертор 10.
Предлагаемый преобразователь работает следующим образом.
На блок 1 поступает с синусоидального 1О генератора опорное напряжение, С выхода
Олока 1 сигнал через селектор точек аппроксимации 4 и селектор квадрантов 3 поступает на линейные резистивные сетки 8 и 9, формирующие сигналы, модулированные по законам синуса и косинуса, и далее на вь1ходной фазоинвертор 10. Управление селектором квадрантов 3, селектором точек аппроксимации 4, линейными резистивными
"етками 8 и 9, и фазоинвертором 10 произ-20 водится От счетчика 2 через дешифраторы 5, 6 и 7. Сигналы с фазоинвертора 10 являются выходными сигналами преобразователя и могут подаваться на преобразователи перемещения в код типа:.paInàþIHHécÿ транс- 25 форметор, и11дуктосин и т.п.
При подаче опорного напряжениями/ 6IIIcot
l11 на вход блока 1 задания узловых точек аппроксимации, последний, выполняя функцию деления напряжения, форл1ирует узловые значсния аппроксимирующих напряжений. Аппроксимация функций синуса и косинуса между узловыми точками аппроксимации производится линейными резистивными сетками 8 и 9 с делением на 1000, управление которыл и т1роизводится чеоез дещифраторы От
1 разрядов 10 . 10 и 10 счетчика 2, Выбор точек annpGKcIII:.ац: и в Одном квадран; e s зависимости ст входного кода N (8) 4О производится селекто Ом точек аппроксимации 4, управляем .,л1 через дешифратор 5
2 разрядом 10 счетчика 2. Формирование функций с IIIyca и косинуса в пределах всего периода, т.е, переключение квадрантов, произвОдится селектОрОм квадрантОВ 3 и фазоо пверторо;I 10, управляемыми разрядами 2
5 3
l0 и 2, 10 счетчика 2.
1 аки;vI of)I383otvI, c BI I xogoB cHHQOHQ-KocHнусного npecor1азователя снимаются два напряжения, модулированные по законам, аппроксимирующим функции синуса и косинуса:
Увьа, = U éè И s ncok
USE = U .cQ8H .9
Формула изобретения
Синусно-косинусный преобразователь, содержащий две линейные резистивные сетки, соединенные выходами с входами выходного фазоинвертора и подключенные первыми входами к выходу селектора квадрантов, а вторыми входами — к выходам дешифратора, причем вход дешифратора и первый вход селектора квадрантов соединены с соответствующими поразрядными выходами входного счетчика, отличающийся тем, что, с целью повышения точности и скорости преобразования, в него дополнительно введены дешифраторы, блок задания узловых точек аппроксимации и селектор точек аппроксимации, входы которого подключены соответственно к выходу блока задания узловых точек аппроксимации и выходу первого дополнительного дешифратора, а выход— ко второму входу селектора квадрантов, причем вход первого дополнительного дешифратора и вход второго дополнительного дешифратора, соединенного выходом с управляющим входом выходного фазоинверторе, подключены к соответствующим поразрядным выходам входного счетчика.
551659 UmСО РЛ с " Л
Составитель С. Казинов
Редактор Л. Гребенникова Техред О. Луговая
Корректор А. Впасенко
Заказ 126/27 Тираж 902 Подиисное
БНИИПИ Государственного комитета Совета Министров СССР по делам изобретений H открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4