Частотно-фазовый детектор

Иллюстрации

Показать все

Реферат

 

ОПИСАН И Е

ИЗОБРЕТЕНИЯ

« ц 552666

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 15.05.75 (21) 2136281/21 с присоединением заявки Ме (23) Приоритет

Опубликовано 30.03.77. Бюллетень М 12

Дата опубликования описания 27.04.77 (51) N. Кл.- Н 03В 1,/20

Госуларственный комитет

Совета Ьииистрав СССР по ленам изобретений и открытий (53) УДК 621.317.301 (088.8) (72) Авторы изобретения

О. Я. Жук и А. А, Нросвиркин (71) Заявитель (54) ЧАСТОТНО-ФАЗОВЫЙ ДЕТЕКТОР

Изобретение относится к области фазовой автоподстройки частоты и может быть применено при построении приборов измерительной техники, цифровых синтезаторов частот, в радиолокации, радионавигации.

Известен частотно-фазовый детектор, содержащий реверсивный регистр сдвига с двумя входами (1J

Известен также частотно-фазовый детектор, содержащий два входных триггера типа J — К, выходы которых подключены к входам триггера R — S-типа, состоящего из четырех логических ячеек И вЂ” ИЕ (2).

Однако у этих детекторов отсутствует подавление паразитного сигнала частоты сравнения на выходе.

Цель изобретения — повышение фильтрации сигнала частоты сравнения. Это достигается тем, что в частотно-фазовый детектор, содержащий два входных триггера типа 1 — К входы которых подключены к входам триггера

R — S-типа, состоящего из четырех логических ячеек И вЂ” НЕ, введены элемент И и последовательно соединенные генератор пилообразного напряжения, ключ и схема запоминания, при этом два входа генератора пилообразного напряжения подключены соответственно к выходу триггера R — $-типа и выходу элемента

И, входы которого связаны с выходом триггера R — $-типа и с входом одного из входных триггеров типа У вЂ” К, а управляющий вход ключа — с входом другого входного триггера типа J — К.

На фиг. 1 показана схема частотно-фазового детектора; на фиг. 2 — диаграммы его работы.

Частотно-фазовый детектор состоит из двух триггеров 1 и 2 типа У вЂ” К, триггера R — $ с дополнительными входными клапанами, состоя10 щего из четырех ячеек И вЂ” НЕ 3 — б, элемента

И 7, генератора 8 пилообразного напряжения ключа 9 и запоминающего устройства 10, R — $-триггер выполняет функцию непосредственно фазового детектора. Триггеры 1 и 2

15 обеспечивают работу детектора в режиме двоичного частотного дискриминатора. Генератор

8 пилообразного напряжения имеет два управляющих входа, по одному из которых обеспечивается разряд формирующего конденсатора, а второй служит для блокировки цепи его заряда. Элемент И 7 соединен с входом управления разрядом генератора пилообразного напряжения и формирует разрядные импульсы только при условии f 0=7.1 и ге(Рь

Рассмотрим работу устройства для различных соотношений частот входных сигналов.

Частота на входе 11 (Вх о) больше частоты на входе 12 (Вх i) . Прн таком соотношении на выходе триггера R — S-типа присутствует по30 стоянный уровень логического нуля, который

552666 блокирует вход элемента И 7 и открывает зарядный вход генератора пилообразного напряжения. В результате на выходе генератора пилообразного напряжения 8 постоянно присутствует максимальный уровень напряжения, который через ключ, коммутируемый сигналами, поступающими с входа 12, передается на запоминающее устройство и далее на общий выход. -1астота на входе 11 меньше частоты на входе 12. В этом случае на выходе ячейки 6 присутствует постоянный уровень логической единицы, в результате чего на разрядный вход генератора 8 через элемент И поступают импульсы, а зарядный вход заблокирован. На выходе генератора пилообразного напряжения имеется нулевой уровень, поскольку заряда формирующего конденсатора не происходит, а разрядные импульсы поступают. Нулевой уровень через ключ и запоминающее устройство поступает на общий выход.

Частоты на обоих входах равны. Тогда на выходе триггера присутствуют импульсы со скважностью, пропорциональной разности фаз входных сигналов. При этом логическая единица на выходе ячейки 6 исчезает с задержкой по отношению к появлению сигнала на входе

11, т. е. определенное время на обоих входах схемы И присутствуют логические единицы, в результате чего через нее на разрядный вход генератора пилообразного напряжения поступают импульсы. На выходе генератора пилообразного напряжения вырабатывается уровень сигнала, пропорциональный разности фаз входных сигналов. Этот уровень через ключ передается на вход запоминающего устройства и далее поступает на общий выход в виде постоянного напряжения, если фазовое соотношение между входными сигналами не изменяется.

Формула изобретения

10 Частотно-фазовый детектор, содержащий два входных триггера типа У вЂ” К, выходы которых подключены к входам триггера R — S-типа, состоящего из четырех логических ячеек

И вЂ” НЕ, отличающийся тем, что, с целью

15 повышения фильтрации сигнала частоты сравнения, в него введены элемент И и последовательно соединенные генератор пилообразного напряжения, ключ и схема запоминания, при этом два входа генератора пилообразного на20 пряжения подключены соответственно к выходу триггера R — S-типа и выходу элемента И, входы которого связаны с выходом триггера

R — S-типа и с входом одного из входных триггеров типа У вЂ” К, а управляющий вход клю25 ча — с входом другого входного триггера типа У вЂ” К.

Источники информации, принятые во внимание при экспертизе:

1. I. F. Oberst beneralized Phase Comparator

ЗО for Improved Phase — Locked Loop Asguisition.

IEEE Transactions on communicationtechnology, 1971, vol corn 19, № 6.

2. T. С. Reginald Freguency comparator

performs double duty. EDN, 1970, 15 № 21, 552666

8Хо ах<

Вых х

Вых7

8b х8

Вых.

Ip

Fp =F) Fo=Fs

Fn >F!

Ф п.з.х

Редактор С. Заика

Заказ 773/13 Изд. Хе 343 Тираж 1054 Подписное

Ц1-!ИИП!! Государственного комитета Совета Министров СССР по делам H300pcTcIIIIII н открытий

113035, Москва, Ж-35, PavIIICI наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель П. Лягни

Техред М. Семенов

Корректоры: Л. Орлова и И. Позняковская