Цифровое устройство слежения за задержкой псевдослучайных последовательностей
Иллюстрации
Показать всеРеферат
(ti) 554630
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (б1) Дополнительное к авт. свид-ву (22) Заявлено 21.04.75 (21) 2127080/09 с присоединением заявки № (23) Приоритет
Опубликовано 15.04.77. Бюллетень № 14
Дата опубликования описания 11.05.77 (51).М.Кл з Н 04Ь 7/04
Государственный комнтет
Спеете Министров СССР (5З) УДК 621394662 (088.8) по делам изобретений и открытий (72) Авторы изобретения
В. Г. Солоненко, С. А. Ганкевич, Б. П. Новиков, Н. П. Жаровин и А. Н. Баранов
Минский радиотехнический институт (71) Заявитель (54) ЦИФРОВОЕ УСТРОЙСТВО СЛЕЖЕНИЯ
ЗА ЗАДЕРЖКОЙ ПСЕВДОСЛУЧАЙНЫХ
ПОСЛЕДОВАТЕЛЬНОСТЕЙ
Изобретение относится к связи и радиолокации и может использоваться в совмещенных системах измерения параметров движения и передачи информации и в системах связи, использующих «ансамбль» ортогональных бинарных кодов.
Известно устройство слежения за задерикой, содержащее опорный генератор псевдослучайных видеопоследовательностей, выполненный на регистре сдвига с обратной связью, два разряда которого подключены к одним входам двух перемножителей, другие входы последних соединены с входной шиной.
Однако известное устройство имеет невысокую надежность работы.
Известно цифровое устройство слежения за задержкой псевдослучайных последовательностей, содержащее на входе два перемножителя, выходы которых подключены к соответствующим входам реверсивного счетчика и сумматора по модулю два, выход последнего через элемент И подключен к счетному входу реверсивного счетчика, а его выходы сложения и вычитания через последовательно соединенные управляющий элемент и делитель частоты подключены к входу генератора опорных сигналов, причем выход кварцевого генератора подключен к соответствующему входу элемента И.
Однако известное устройство не может использоваться в системах, использующих «ансамбль» ортогональных бинарных кодов.
С целью обеспечения слежения за задерж5 кой сигналов, передаваемых ортогональными бинарными кодами, в цифровое устройство слежения за задержкой псевдослучайных последовательностей введены распределитель, первый и второй элементы ИЛИ, 2п элемен1о тов И и и элементов задержки (где n — число ортогональных бинарных сигналов), при этом каждый выход генератора опорных сигналов подключен к соответствующей паре элементов И, причем выход генератора опорных
15 сигналов подключен к первому входу одного элемента И непосредственно, а к первому входу другого — через элемент задержки, к управляющему входу которого подключен выход делителя частоты, а к вторым входам одного и другого элементов И подключены соответствующие выходы распределителя, к управляющему входу которого подключен выход кварцевого генератора, кроме того, выходы нечетных элементов И через первый элемент ИЛИ и выходы четных элементов И через второй элемент ИЛИ подключены к вторым входам соответствующих перемножителей, а один из выходов распределителя подключен к соответствующему входу управляющего элемента.
554630
20
На чертеже представлена структурная электрическая схема предложенного устройства.
Устройство содержит на входе перемножителя 1, 2, выходы которых подключены к соответствующим входам реверсивного счетчика
3 и сумматора 4 по модулю два, выход которого через элемент И 5 подключен к счетному входу реверсивного счетчика 3, выходы сложения и вычитания последнего через последовательно соединенные управляющий элемент
6 и делитель 7 частоты подключены к входу генератора 8 опорных сигналов, причем выход кварцевого генератора 9 соединен с соответствующим входом элемента И 5 и с управляющим входом распределителя 10.
Устройство содержит также 2и элементов И
11, 12 и и элементов задержки 13 (где и— число ортогональных бинарных сигналов), при этом каждый выход генератора опорных сигналов подключен к соответствующей паре элементов И 11, 12, причем выход генератора опорных сигналов подключен к первому входу элемента И 11 непосредственно, а к первому входу элемента И 12 через элемент задержки
13, к управляющему входу которого подключен выход делителя частоты, а к вторым входам элементов И 11, 12 подключены соответствующие выходы распределителя 10. Выходы элементов И 11 через первый элемент ИЛИ 14 и выходы элементов И 12 через второй элемент ИЛИ 15 подключены к вторым входам соответствующих перемножителей 1, 2, а один из выходов распределителя 10 подключен к соответствующему входу управляющего эле.мента 6.
Устройство работает следующим образом.
На каждый из перемножителей 1, 2 поступает бинарная входная последовательность и с выходом элементов ИЛИ 14, 15 — опорный сигнал, незадержанный и задержанный на
2т (где т„— длительность импульса), представляющий сумму выборок всех ортогональных кодов. Сигналы с выходов перемножителей 1, 2 управляют режимом работы реверсивного счетчика 3, на счетный вход которого через элемент И 5 поступает последовательность импульсов частотой
fr— где т — длительность дискрета подстройки.
Разрешение на элемент И 5 подается с сумматора по модулю два в момент присутствия на выходах перемножителей 1, 2 сигналов различных знаков, что обеспечивает работоспособность реверсивного счетчика 3 и тождественно операции вычитания в момент равенства знаков входных сигналов.
4
Интегрирование разности осуществляется реверсивным счетчиком 3, обеспечивающим, следовательно, формирование дискриминационной характеристики. В управляющем элементе 6 в зависимости от знака рассогласования осуществляется добавление импульсов в поступающую на вход последовательность с одного из выходов распределителя или вычитание.
Тактовые импульсы формируются делителем частоты.
Таким образом, предложенное устройство обеспечивает слежение за задержкой при передаче информации и ортогональными бинарными кодами, что расширяет область применения устройства.
Формула изобретения
Цифровое устройство слежения за задержкой псевдослучайных последовательностей, содержащее на входе два перемножителя, выходы которых подключены к соответствующим входам реверсивного счетчика и сумматора по модулю два, выход последнего через элемент
И подключен к счетному входу реверсивного счетчика, а его выходы сложения и вычитания через последовательно соединенные управляющий элемент и делитель частоты подключены к входу генератора опорных сигналов, причем выход кварцевого генератора подключен к соответствующему входу элемента И, о т л ич а ю щ е е с я тем, что, с целью обеспечения слежения за задержкой сигналов, передаваемых ортогональными бинарными кодами, в устройство введены распределитель, первый и второй элементы ИЛИ, 2п элементов И и и элементов задержки (где n — число ортогональных бинарных сигналов), при этом каждый выход генератора опорных сигналов подключен к соответствующей паре элементов И, причем выход генератора опорных сигналов подключен к первому входу одного элемента
И непосредственно, а к первому входу другого — через элемент задержки, к управляющему входу которого подключен выход делителя частоты, а к вторым входам одного и другого элементов И подключены соответствующие выходы распределителя, к управляющему входу которого подключен выход кварцевого генератора, кроме того, выходы нечетных элементов И через первый элемент ИЛИ и выходы четных элементов И через второй элемент
ИЛИ подключены к вторым входам соответствующих перемножителей, а один из выходов распределителя подключен к соответствующему входу управляющего элемента.
554630
) г 1
Корректор Л. Котова
Редактор Т. Янова
Заказ 913/19 Изд. № 374 Тираж 815 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Составитель И. Тюрина
Техред А. Камышникова
apl