Устройство для приема фазоманипулированных псевдослучайных сигналов

Иллюстрации

Показать все

Реферат

 

слежения за задержкой, канал выделения информации и блок управления, z второму входу которого подключен выход формирователя импульсов, элемент задержки, выход которого соединен с вхэдэм второго пере5 множителя, второй axe„котэрэгэ подключен к входу элемента задержки, и последовател но соединенные фазовый детектор, фильтр нижних частот и тактовый генератор, выход которого подключен х первому входу фазового детектора, при этом вход первого перемножителя соединен с вторым входом синхронного детектора, выход которого подкпк . чен х второму входу канала выделения информации, а выход блока управления соединен с вторым входом блоха слежения за задержхой, введены последовательно соединенные дифференцируюший блэк и кэмпаратэр, выход которого подключен к входу формирователя импульсов причем вход элемента задержки соединен с входом первого перемнэжителя, к вторэму входу которого подключен выход блока слежения за задержкой, а выход фильтра нижних частот соединен с входом дифференцируюшего блока, при этом выход второго перемножителя подключен х второму входу фазового детектора, На чертеже представлена структурная электрическая схема предложенного устройства. 30

Устройство содержит последовательно с единенные первый перемножитель 1, блок фазовой автоподстройки 2, синхронный детектор 3, блок 4 слежения за задержкой, канал 5 выделения информации и блок управления 6, а также последовательно соединенные элемент задержки 7, второй перемножитель 8,фазовый детектор 9, фильтр 10 нижних частот (ФНЧ), дифференцируюший блок 11, компаратор 12 и формирователь . р импульсов 13. При этом выход ФНН 10 -ie рез тактовый генератор 14 соединен с первым входом фазового детектора 9, выход формирователя импульсов 13 соединен с вторым входом блока управления 6, вход элемента задержки 7 соединен с вторым входом второго перемножителя 8, с входом первого перемнэжитела 1 и с вторым входом синхронного детектора 3. Выход блока слежения за задержкой 4 соединен с вторым so входом первого перемножителя 1, а выход синхронного детектора 3 соединен с вторым входом канала 5 выделения информации, Выход блока управления 6 соединен со вторым входом блоке 4 слежения за задержкой. 55

Устройство работает следующим образом.

В режиме синхронизации входной фазоманипулированный сигнал по закону бинарной псевдослучайной последовательности поступает на вход устройства и в перемножите- 60 ле 1 преобразуется в гармонический сигнал из-эа перемножения с опорным бинарным сигналом, поступающим с выхода схемы 4 слежения за задержкой, и фильтруется схемой фазэвой автоподстрэйки 2. Этот же входнсй сигнал в синхронном детекторе 3 греобразуется в бинарную последовательность, так хах на второй вход его поступает гармонический сигнал с выхода схемы фазовой автоподстройки 2. Выделенный бинарный сигнал поступает в блок 4 слежения за задержкой и в канал 5 выделения информации. Блох слежения за задержхой следит за временным положением демодулированного сигнала путем корреляции вре» менного положения опорного псевдослучайного сигнала. Канал 5 выделения информа.— ции путем сравнения опорной последовательности с принимаемой осуществляет выделение информационных импульсов, которые поступают на его первый вход, и сигнализирует о наличии синхронизации по задержке.

Сигнал о наличии или отсутствии синхронизации с выхода канала 5 выделения информации поступает на блок управления 6.

В случае отсутствия синхронизации блок управления 6 подключает выход канала синхронизации 15 к установочному входу блока 4 слежения за задержкой. При этом импульсы канала синхронизации 15, несущие информацию о временном положении принимаемого сигнала, возвращают приемное устройство в положение синхронизма.

Работа канала синхронизации 15 заключается в следующем. Сигнал с входа приемного устройства поступает на схему выделения тактовой частоты, образованную элементом задержки 7 и перемножителем 8.

При этом в спектре произведения фазоманипулировапного псевдослучайного сигнала и этого же сигнала, смещенного во времени на половину периода тахтовой частоты, содержится составляющая тахтовой частоты псе вдослучайн ого сигнала. С игнал с выхода схемы выделения тактовой частоты поступает на цепь фазовой автоподстройки, образованную последовательным включением фа=-эвого детехтэра 9, фильтра 10 нж <них частот, тактового генератора 14, охваченных обратной связью, и фильтруются ею, Из-за того, что манипуляция псевдослучайного сигнала по задержке приводит к манипуляции о фазы тактовой частоты на 180, фаза выделяемого колебания тактовой частоты изме няется в соответствии с бинарными информационными посылками, которые привязаны по временному положению к началу последо вательности псевдослучайного сигнала. При этом моменты фазовой манипуляции колебания тактовой частоты вызываютхарактерный переходной процесс в цепи фазовой автоподстройки.

По максимуму этого переходного пРоцесса определяется момент фазовой манипуляции и временное положение начала псевдослучайного сигнала. Лля этой цели служат последовательно включенные дифференцируюший блок 11, компаратор 12, формирователь импульсов 13. Определение временного начала псевдослучайного сигнала позволяет ввести приемное устройство в режим синхронизации.

Применение предложенного устройства увеличивает вероятность безошибочного приема и выделения информации, а также ловы- 5 шает надежность системы передачи и приема в целом. Поэтому нет необходимости в дополнительном резервировании или создании многоканальных систем связи, что су шественно сказывается на уменьшении стои- щ мости.

Формула изобретения

Устройство для приема фазоманипулированных псевдослучайных сигналов, содержашее последовательно соединенные первый перемножитель, блок фазовой автоподстройки, синхронный детектор, блок слежения за за- 30 держкой, канал выделения информации и блок управления,к второму входу которого подключен выход формирователя импульсов,элемент задержки, выход которого соединен с входом второго перемножителя, второй вход которого подключен к входу элемента задержки, и последовательно соединенные фазовый детектор, фильтр нижних частот и тактовый генератор, выход которого подключен к первому входу фазового детектора, при этом вход первого перемножителя соединен, с вторым входом синхронного детектора, выход которого подключен к второму входу канала выделения информации, а выход блоха управления соединен с вторым входом блока слежения за задержкой, о т л и ч аю щ е е с я тем, что, с целью повышения помехоустойчивости, введены последовательно соединенные дифференцируюший блок v

Компаратор, выходкоторого подключен к входу формирователя импульсов, причем вход элемента задержки соединен с входом первого перемножителя, к второму входу которого подключен выход блока слежения за задержкой, а выход фильтра нижних частот соединен с входом дифференцируюшего блока, при этом выход второго перемножителя подключен к второму входу фазового детектс ра.

Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство ССС1

%422354, М, Кл . Н 03 Cj 5/16, 1 9 7 1 (прототип).

Редактор E. Полионова

Составитель И. Тюрина

Техред О. Лугэвая Коррехтор Н. Ковалева

Заказ 474/29 Тираж 872 Подписное

UHNHIIN Государственного хомитета Совета Министров СССР по делам изобретений и отхрытий

113035, Мосхва, Ж-35, Раушсхая наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проехтная, 4