Преобразователь фазового сдвига в цифровой код
Иллюстрации
Показать всеРеферат
О П И C А Н И Е l !!1; 558226
СОюз СОветских
Социзлкстическнх
Реслу6л!1к
Й 3 5 Р Я Т Е V 1q q
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6 1) Дополнительное к авт. свид-ву (22) Заявлено 12.12.73 (21) 1982561 21 с присоединением заявки №
Совета Министров СССР оо делам изобретений и открытий (53) УДК 621.317.373 (088.8) Опубликовано 15.05.77. Бюллетень № 18
Дата опубликования описания 20.06.77 (72) Авторы изобретения
В. П. Коломенский, С. П. Клокоцкий и Ф. Л. Сиротин (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЪ ФАЗОВОГО СДВИГА
В ЦИФРОВОЙ КОД
Государственный комитет (23) Приоритет
Изобретение относится к области цифровой измерительной техники и предназначено для использования в измерительных приборах дляпреобразования быстроменяющегося фазового сдвига напряжений аналоговых датчиков вращения в цифровой код.
Известен преобразователь фазового сдвига в цифровой код, содержащий нуль-орган, соединенный со статическим триггером, элемент
И, к которому подключен статический триг- 10 гер, и генератор постоянной частоты, а также второй триггер, соединенный со счетчиком, элементом ИЛИ и реверсивным счетчиком.
Устройство обладает пониженной точностью измерения, так как не учитывется флуктуация 15 частоты фазоманипулироBàнного сигнала.
Кроме того, за период измерения фазовый сдвиг изменит свое значение, и поэтому полученное значение кода в промежутках измерения не огра кает истинное текущее значение 20 фазового сдвига.
Изобретение позволяет уменьшить ошибку, обусловленную флуктуациями частоты опорного и фазоманипулированного сигнала, а также ошибку, возникающую за счет большо- 25
ro периода измерения при значительных скоростях изменения фазового сдвига.
Для повышения точности преобразования быстроменяющегося фазового сдвига в цифровой код путем учета флуктуации частоты 30 опорного и фазоманипулированного сигналов в предлагаемое устройство дополнительно введены второй нуль-орган. два суi:ìаторг, коль ;cIIoI" сдвига!о!цпй рсгист;, кл!очп и блок нач"..ëüíû.; услов!и.
На чертеже п ивсдена o;ок-схема описываемого преобразователя, где 1 и 2 — нуль-органы, 3 — статический триггер, 4 — кольцевой сдвигающий ре IIcTр. 5 — элемент И, 6 — генератор постоянной частоты, 7 — элемент
ИЛИ, 8 — статпчссяш трпг:со, 9 — ревсрсивный счет Iик, 10 — се. !матов, 1 1 — - счстчик, 12 — ключи, 13 — блок нг:|альных условий, 14 — суммато., .
Устройство работает следующим образом.
Напряжения Ul u U-, мс:.кду которым!! измеряется фазовый сдвиг, пестуна!от на нульорганы,:!а вы:ода.;. которы.; появляются импульсы в момент перехода синусоидальных напря>кепи!! от отрицательного значения к положительному.
Импульс с выхода Hóëü-органа 1 устанавливает статичсскпш триггер 3 в состояние «1».
Едини шый выхо триггера 3 подкл:оче|! к элементу И 5, на второй вход 1(o:орого г оступают
";I>. и \ льсы от 1 с |ер 3 Top 3 6 11остся!!! !о!! 1 1cто ты. I I,!пу.!ьсы с вь!ход"; "-.-.C..|с:lòû I о i còèêÿÐлпв|пот статический трпг-с;1 8 в состояние «1»
1I, проход; lcoc" =-.Ic |cl»! 11. .1™ 7, сгм ми|1; !отся В,. свсрспв!!ол! ctlcтч|!кс 9. С IIIoBI|смсппо
558226
Формула изобретения
Составитель В. Гаевский
Редактор И. Шейкин Техред А. Камышникова Корректор Т. Добровольская
Заказ 1160/14 Изд. № 430 Тираж 1106 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раун скан паб., д. 4/5
Типография, JIp. Сапунова, 2 в сумматоре 10 происходит циклическое суммирование кода, поступающего из сумматора
14. Импульсы переполнения сумматора 10 устанавливают статический триггер 8 в состояние «О» и суммируются в счетчике 11, инверсные выходы которого подключены к входам реверсивного счетчика 9, и, проходя через элемент ИЛИ 7, вычитаются в реверсивном счетчике 9. В реверсивном счетчике 9 образуется рассогласование между текущими и экстраполированным фазовым сдвигом. Импульсом с выхода нуль-органа 2 в кольцевом сдвигающем регистре 4 осуществляется сдвиг единицы на один разряд. Выходы кольцевого сдвигающего регистра 4 управляют соответствующими входами ключей 12. Ключи 12 осуществляют
«косой» сдвиг содержимого реверсивного счетчика относительно разрядов сумматора 14. В сумматоре 14 образуется сглаженное значение скорости изменения фазового сдвига. Реверсивный счетчик 9 устанавливается в состояние
«О» и в него заносится инверсное значение содержимого счетчика 11, равное экстраполированному значению фазового сдвига íà vIOмент появления последнего импульса на выходе нуль-органа 2, после чего процесс интегрирования сглаженного значения скорости изменения фазового сдвига повторяется. Начальные условия в сумматоре 14 определяются содержимым блока 13 начальных условий.
Преобразователь фазового сдвига в цифровой код, содержащий нуль-орган, соединенный со статическим триггером, элемент И, к которому подключен статический триггер, и генератор постоянной частоты, а также второй триггер, соединенный со счетчиком, элементом ИЛИ и реверсивным счетчиком, отл ичаю и с я тем, что, с целью повышения точности преобразования быстроменяющегося фазового сдвига путем учета флуктуаций частоты опорного и фазоманипулированного сигналов, в него дополнительно введены второй нуль-орган, два сумматора, кольцевой сдвигающий регистр, блок начальных условий и ключи, причем второй нуль-орган соединен со статическим триггером и кольцевым сдвигающим регистром, соединенным с первыми вхо2О дами ключей, вторые входы ключей подключены к реверсивному счетчику, а выходы ключей подключены к первым входам сумматора, ко вторым входам которого подключен блок начальных условий, выход сумматора соединен
25 с входом второго сумматора, выход переполнения которого подключен к счетчику, первому входу элемента ИЛИ и первому входу второго тригера, выход элемента И соединен со вторым входом элемента ИЛИ и вторым
ЗО входом второго триггера.