Устройство выделения и квантования бинарных сигналов

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДВТИДЬСТВУ (11) 55 9442 (61) Дополнительное к авт. свид-ву (22) Заявлено08.12.75 (21) 2197967/09 (51) М. Кл.

Н 04 L 27/22 с присоединением заявки №вЂ”

Государственный комитет

Совете Министров СССР во делам изооретений н открытий (2З) Приоритет (43) Опубликовано 25.05.77. Бюллетень № 19 (4б) Дата опубликования описаиия12.07.77 (53) УДК 621.394. .661 (088.8) (72) Авторы изобретения

В.А. Дергачев, В.И. Ермишин, B.И. Кирейченко и Я.Д. Хацкелевич (71) Заявитель (54) УСТРОЙСТВО ВЫДЕЛЕНИЯ И КВАНТОВАНИЯ БИНАРНЫХ

СИГНАЛОВ

Изобретение относится к приему кодирснванной информации и может использоваться для выделения и квантования бинарных сигналов.

Известное устройство выделения и кван - 5 тования бинарнь:х сигналов содержит фильтр низкой частоты, к выходу которого подклю чен вход блока регулировки напряжения, вь|ходом соединенного с первыми входами па раллельно соединенных первого и второго 10 ключей, вторые входы которых соединены с выходами генератора тактовых импульсоэ, другими выходами соединенного с входами интеграторов, другие входы которых соеди» иены с выходами первого и второго ключей, 15 а выходы через третий ключ, управляющий вход которого подключен к выходу генератора тактовых импульсов, соединены с вхо» дом преобразователя аналог-цифра (1), В известном устройстве система регули- 20 ровки усиления по шуму строится в виде канала, параллельного основной информационной системе в частотной области спектра, где отсутствует информационный сигнал кроме того, часть прямого канала не охва- 25 тывается обратной связью по усилению и при относительно большом сигнале постоянные пороги квантования становятся не оптимальными, поскольку они не,адаптируются к уровню сигнала, т.е. уменьшается эффективное число уровней квантования, что приводит к ухудшению помехоустойчивости устройства.

С целью повьпценпя помехоустойчивости в устройство выделения и квантования бинарных сигналов согласно изобретению вве.цены элемент задержки, сумматор, блок вычитания, пороговый блок, преобразователь цифра-аналог и параллельно соединенные четвертый и пятый ключи, одни входы которых соединены с выходом генератора тактовых импульсов, выход четвертого ключа через элемент задержки соединен с одними входами блока вычитания и сумматора, выход пятого ключа — с другими входами сумматора и блок вычитания, выход которого через пороговый блок подключен к одному входу преобразователя цифра-аналог, другой вход которого соединен с выходом сумматора, выход — с входе.л фильтра низкой час3 тоты, а другие входы четвертого и пятого ключей соединены с выходом преобразователя аналог-цифра.

На чертеже представлена. структурная электрическая схема предлагаемого устрой ства выделения и квантования бинарных сигналов.

Устройство содержит фильтр низкой àñtтоты 1, выход которого соединен с входом блока регулировки напряжения 2, выходом р соединенного с первыми входами параллельно соединенных ключей 3, 4, выходы которых через интеграторы 5, 6 подключены к входам ключа 7, Соответствующие выходы генератора тактовых импульсов 8 соедине- 15 ны с вторыми входами ключей 3, 4, интег: раторов 5, 6 и с управляющим входом ключа 7. Выход ключа 7 через преобразователь аналог-цифра 9 подключен к первым входам нараллельно соединенных ключей 10, 11, 20 вторые входы которых соединены " соответ етвующим выходом генератора тактовых имнуньсов 8. Выход ключа 10 через элемент задержки 12 соединен с одними входами блока вычитания 13 и сумматора 14.Д а вы;25, -ход ключа 11 — с другими их входами, Выход биока вычитания 13 через последовательно соединенные пороговый блок 15 и преобразователь цифра-аналог 16 соединен с входом фильтра низкой частоты 1, а вы- ЗО ход сумматора 14 подключен к другому входу преобразователя цифра-аналог 16.

Устройство работает следующим образом. Принимаемый сигнал через блок регулировки нацряжения 1 поступает на входы клю чей 3, 4, I управляемый сигналами от генератора тактовых импульсов 8. С выхода ключей 3, 4 сигнал поочередно поступает на интеграторы 5, 6 со сбросом. Сигналы с выходов интеграторов 5, 6 через ключ 7,4О управляемый сигналами от генератора тактовых импульсов, поочередно поступают в преобразователь аналог-цифра 9.

Результат преобразования в виде кода через ключи 10, 11 и элемент задержки

i2 ноступает на входы блока вычитания 13 и одновременно на входы сумматора 14, Блок вычитания 13 производит операцию вычитания в коде второго полусимвола из первого. Сумматор 14 осуществляет опера-@» цию сложения этих полусимволов.

Поскольку сигналы полусимволов в отсутствие шума всегда противоположны по знаку, то результат вычитания представляет 55 собой оцифрованную величину модуля принятого символа, а результат суммирования— оцифрованную величину шума на интервале одного символа.

Пифровой код сигнала с выхода блока вычитания 13 через пороговый блок 15, выдающий сигнал при превышении определенного уровня, поступает одновременно с кодом шума с выхода сумматора 14 на входы преобразователя цифра-аналог 16.

Выходной сигнал с преобразователя циф» ра-аналог 16 после фильтрации фильтром низкой частоты 1 используется в качестве ,сигнала управления для блока регулировки напряжения 2.

Величина сигнала управления на выходе фильтра низкой частоты 1 жестко связана со значениями порогов, установленных в преобразователе аналог цифра 9. Это позволяет поддерживать дисперсию шума на входе преобразователя аналог-цифра 9 в заданных пределах.

Для поддержания уровня сигнала в опре» деленных границах используется пороговый блок 15, установленный в цепи сигнала, который выдает сигнал на уменьшение усиле- ния при превышении сигналом поргового уровня.

Такая двойная регулировка усиления по величине дисперсии шума и по уровню сигнала позволяет минимализировать вероятность ошибки при выделении и квантовании приня» того символа, в результате чего повышается помехоустойчивость устройства.

Формула изобретени

Устройство выделения и квантования бинарных сигналов, содержащее фильтр низкой частоты, к выходу которого подключен вход блока регулировки напряжения, выходом со единенного с первыми входами параллельно соединенных первого и второго ключей, вторые входы которых соединены с выходами генератора тактовых импульсов, другими выходами соединенного с одними входами интегратора, другие входы которых соединены с выходами первого и второго ключей,а выходы интеграторовв через третий ключ,управляющий вход которого подключен к выходу генератора тактовых импульсов, соединен с входом преобразователя аналог-цифра, о т л и ч аю щ е е с я тем, что, с целью повышения помехоустойчивости устройства, в него введены элемент задержки, сумматор, блок вычитания, пороговый блок, преобразователь цифра-аналог и параллельно соединенные четвертый и пятый ключи, одни входы которых соединены с выходом генератора тактовых импульсов, выход четвертого ключа через элемент задержки соединен с одними входами блока вычитания и сумматора, выход пятого ключа — с другими входами сумматора и блока вычитания, выход которого через

-пороговый блок подключен к одному вхо!

559442

Составитель И. Тюрина

Техред Н. Андрейчук Корректор E. Скучка

Редактор Г, Котельский

Заказ 1320/112 Тираж 815 Подписное

ИНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ПГ1Г! "Патент, r. Ужгород, ул. Проектная, 4 преобразователя цифра-аналог, другой вход которого соединен с выходом сумматора, выход — с входом фильтра низкой частоты, а другие входы четвертого и пятого ключей соединены с выходом преобразователя аналог-цифра.

Источник информации, принятый an внимание при экспертизе:

1.ТЪе Studs о1 Sequential Decoding есЪ !!igoea Ыг Ьро!сес! о И Те етпе и Gasped s

Итоговый отчет фирмы "СогпгпоМса1!оъ

Ol!!d Systems, США, 1968 г., июнь, с 1- 9.