Устройство для автоматического учета распределения вызова на междугородной сети связи

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

О П И С А Н И Е (и) 559447

ИЗОЬРИтИНИЯ

К АВТОРСКОМУ СВИ4ЕТИЛЬСТВУ (61) Дополнительное к авт. свнд-ву (22) Заявлено24 10.75 (21) 2183519/Оо с присоединением заявки № (23) Приоритет— (43) Опубликовано 25.05 77.Бюллетень № 19 (46) Дата опубликования опнсания12.07,77 (51) М. Кл.

Н 04 М 3/22

Гасуда рстеенный комитет

Совета Министров СССР по делам изобретений н открытий (53) УДК 621.395.3 (088.8) (72) Авторы изобретения

В.К, Ефимов, Л.Ш. Кацнельсон и Э.П. Логвинова с

«> I У., /, (л, .:, -"к му;ф (71) Заявитель (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО УЧЕТА РАСПРЕДЕЛЕНИЯ

ВЫЗОВОВ НА МЕЖДУГОРОДНОЙ СЕТИ СВЯЗИ

Изобретение относится к технике связи и может использоваться в автоматических междугородных телефонных станциях (АМТС) ( и телеграфных станциях «оммутации каналов.

Известно устройство тля автоматического учета распределения вызовов на междугородной сети связи, содержащее блок под-. ключения к АТС, блок оперативной памяти и блок считывания, выход которого соединен с входом блока долговременной памяти и вы- 10 ходом блока программ и времени.

Предлагаемое устройство отличается от известного тем, что для повышения точности учета распределения вызовов в него введен блок управления блоком оперативной па- )в мяти, состоящий из схемы синхронизапии, сумматора и блока формирования кода адреса. Один вход блока формирования кода ад— реса соединен с выходом схемы синхронизации, другой — с входом схемы синхрониза- 20 ции и выходами блока считывания и блока подключения к АТС, а выход подключен к первому входу блока оперативной памяти, второй вход последнего соединен с входом блока считт,мания и выходом сумматора, 25 один вход которого соединен с вторым выходом схемы синхронизации, а другой — с выходом блока оперативной памяти.

На чертеже изображена структурная электрическая схема предлагаемого устройства для автоматического учета распределения вызовов на междугородной сети связи.

К выходу блока 1 подключения к ATC подсоединен блок 2 управления блоком оперативной памяти 3. В блок 2 входят блок

4 формирования кода адреса, схема синхронизации 5 и сумматор 6. Выход блока 1 подключения к АТС соединен с одним из входов блока 4 формирования кода адреса и входом схемы синхронизации 5, один из выходов которой соединен с другим входом блока 4 формирования кода адреса. Второй выход схемы синхронизации 5 соединен с одним из входов сумматора 6. Выход блока

4 формирования кода адреса соединен с первым входом блока оперативной памяти 3, выход которого соединен с другим входом сумматора 6. Выход сумматора 6 соединен со вторым входом блока опеоативной памяти 3 и входом блоке считывания 7. Один

559447 выход блока считывания 7 соединен со входом схемы синхронизации 5, другой - с выходом блока программ и времени 8 и входом блока долговременной памяти 9.

Устройство работает следующим образом.

Перед началом измерений оператор с помощью кнопочных переключателей блока программ и времени 8 устанавливает режим работы, записывает на ленту перфоратора служебные отметки и запускает блок 8. При р установлении каждого соединения из пересчетчика АМТС в устройство для автоматического учета распределения вызовов кодом

"2 из 5" передается междугородный пятизначный код требуемой станции, который р через блок 1 подключения к ATC поступает в блок 4 формирования кода адреса, где преобразуется в позиционный код адреса числа блока оперативной памяти 3. Одновременно с передачей междугородного кода из блока подключения к АТС в схему синхронизации

5 передается пусковой импульс. По этому сигналу схема синхронизации выпабатывает следующую последовательность тактов: à — команда "Опрос";

- запись "1" в сумматор 6; г — сброс числа в блоке оперативной па-

3 мяти 3; — запись числа в блок оперативной па4 мяти 3. 30

По такту Г„"Опрос", поступающему на вход блока оперативной памяти 3, информация, записанная по соответствующему адресу, переписывается параллельным кэдэм из блока опепативной памяти в сумматор 6. По сигналу Г в сумматоре 6 к числу, переписанному из блока оперативной памяти 3, прибавляется единица. По такту Т происходит сброс соответствующих триггепных 40 ячеек блока оперативной памяти. Новое число с выхода сумматора 6 по команде 4 переписывается в блок оперативной памяти 3.

По окончании пускового импульса сумматор

6,обнуляется, а схема синхронизации 5 ус- 4> танавливается в исходное состояние. При установлении любого междугородного соединения устройство будет работать так же.

При этом каждый междугородный код будет определять адрес только одного. числа блока оперативной памяти.

В конце периода измерения, который определяется блоком программ и времени 8, запускаются блок считывания 7 и перфора4 тэр блока долговременной памяти 9. Управляющие импульсы, которые формируются на выходе блока считывания 7 в такт с работой перфоратора, передаются через схему синхронизации 5 на вход блока 4 формирования кода адреса. По сигналам, поступающим из схемы синхронизации и блока формирования кода адреса, цифровая информация, записанная в блоке оперативной памяти 3, через сумматор 6 и блок считывания 7 поступает на вход блока долговременной памяти 9, где фиксируется на ленте перфоратора

При этом счетные импульсы с выхода схемы синхронизации 5 не выдаются, а на вход записи числа блока оперативной памяти 3 передается "0" по всем разрядным шинам.

После. окончания записи цикл измерения повторяется.

Предлагаемое устройство учета и распределения вызовов на междугородной сети связи выгодно отличается от известного высокой точностью автоматического учета распределения вызовов, что позволяет принимать обоснованные решения об изменении конфигурации сети.

Формула изобретения

Устройство для автоматического учета распределения йызовов на междугородной сети связи, содержащее блок подключения к АТС, блок оперативной памяти и блок считывания, выход которого соединен с входом блока долговременной памяти и выходом блока программ и времени, о т л и ч а ю щ ее с я тем, что, с целью повышения точности учета распределения вызовов, в него введен блок управления блоком оперативной памяти, состоящий из схемы синхронизации, сумматора и блока формирования кода адреса, один вход последнего соединен с выходом схемы синхронизации, другой — с входом схемы синхронизации и выходами блока считывания и блэка подключения к АТС, при этом выход блока фэрмирэвания кода адреса подключен к первэму вхэду блока оперативной п .ляти, второй вход которого соединен со входом блока считывания и выходом сумматора, один вход сумматора соединен со вторым выходом схемы синхронизации, а другой - с выходом блока оперативной памяти.

559447 !

Гг ! ! ! !

Составитель E. Погиблов

Редактор Г. Котельский Техред Н. Андрейчук Корректор E. Скучна

Заказ 1320/112 Тираж 815 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент", г. Ужгород, ул. Проектная, 4