Устройство для измерения отклонений формы поверхности

Иллюстрации

Показать все

Реферат

 

ОПИСАН И Е 560!32

Союз Советских

Социалистических

Республик

ИЗОБРЕТЕН Иg

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 08.08.75 (21) 2163729128 с присоединением заявки № (23) Приоритет

Опубликовано 30.05.77. Бюллетень ¹ 20

Дата опубликования описания 04.07.77 (51) М Кл - G 01В 7134

Государственный комитет

Совета Министров СССР ао делам изобретений и открытий (53) УД К 531. 717 (088.8) (72) Лвторы изобретения Е. В. Белоусов, Н. М. Лицын, В. В. Селютин и В. А. Черномордик (71) Заявитель

Пермский политехнический институт (54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ОТКЛОНЕНИЙ

ФОРМЫ ПОВЕРХНОСТИ

Изобретение относится к измерительной технике и может быть использовано для контроля формы поверхности после различных видов обработки.

Известны устройства для измерения зазора по напря>кению пробоя, содержащие генератор возрастающего напряжения, электрод и блок регистрации.

Наиболее близким техническим решением к изобретению является устройство для измерения отклонений формы поверхности, содержащее измерительные электроды, образующие эталонную поверхность, генератор возрастающего напря>кения, подключенный к измерительным электродам, и блок регистрации.

Однако эти устройства имеют низкую точность, обусловленную тем, что напряжение пробоя зависит не только от зазора между электродами и измеряемой поверхностью, но и от внешних условий (температуры, вла>кности и пр.) .

Цель изобретения — повышение точности измерения.

Это достигается тем, что устройство снабжено ключевыми элементами, сигнальные входы которых соединены с выводами измерительных электродов, формирователями управляющих сигналов, входы которых соединеHbI с выводами измерительных электродов, а выходы подключены к управляющим входам ключевых элементов, блоками памяти, подключенными к выходам ключевых элементов, 5 и блоком деления, входы которого соединены с выходами блоков памяти, а выход подключен к входу блока регистрации.

На чертеже представлена блок-схема предлагаемого устройства.

10 Устройство содержит генератор 1 возрастающего напряжения, подключенный к измерительным электродам 2 и 3, образующим измеряемый и эталонный зазоры. Выводы измерительных электродов подключены через

)5 формирователи 4, " к управляющим входам ключевых элементов 6, 7 и к сигнальным входам этих же элементов. Выходы ключевых элементов 6, 7 подключены к входам блоков

8, 9 памяти, выходы которых соединены с

20 входами блока 10 деления. Выход блока 10 деления подключен к входу блока 11 регистрации.

Устройство работает следующим образом.

На измеряемый и эталонный зазоры пода25 ется возрастающее напряжение с генератора

1. Прн определенных уровнях напряжения происходит пробой соответствующих зазоров.

Формирователи 4, 5 управляющих сигналов при скачкообразном изменении тока, сигна30 лизнрующем о пробое в соответствующем за560!32

Формула изобретения

Составитель А. Куликов

Техред О. Тюрина

Редактор О. Юркова

Корректор Н. Аук

Заказ 1392/2 Изд. Мз 498 Тираж 907 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 7Ê-35, Раун.ская наб., д. 4/5

Типография, пр. Сапунова, 2 зоре, открывают соответствующий ключевой элемент 6 или 7, и напряжение пробоя записывается в блоке 8 или 9 памяти. О величине зазора судят по отношению напряжения пробоя измеряемого зазора к напряжению пробоя эталонного зазора. Эта операция осуществляется в блоке 10 деления.

Несколько измерительных электродов могут образовывать эталонную поверхность, относительно которой определяются отклонения формы измеряемой поверхности.

Устройство для измерения отклонений формы поверхности, содержащее измерительные электроды, образующие эталонную поверхность, генератор возрастающего напряжения, подключенный к измерительным электродам, и блок регистрации, отличающееся тем, 5 что, с целью повышения точности измерения, оно снабжено ключевыми элементами, сигнальные входы которых соединены с выводами измерительных электродов, формирователями управляющих сигналов, входы которых

10 соединены с выводами измерительных электродов, а выходы подключены к управляющим входам ключевых элементов, блоками памяти, подключенными к выходам ключевых элементов, и блоком деления, входы которого

15 соединены с выходами блоков памяти, а выход подключен к входу блока регистрации.