Многоканальное оперативное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (и1 560259

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свпд-ву (22) Заявлено 10.03.75 (21) 2112559 24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 30.05.77. Бюллетень № 20

Дата опубликования описания 25.07.77 (51) Ч. Кл. - G 11С 21/00

Государственный комитет

Совета Министров СССР ла делам изобретений и открытий (53) УДК 681.327.66 (088.8) (72) Авторы изобретения Л. Б. Баран, П. Н. Калинин, А. A. Кобозев, А. А. Морозов и В. Я. Швец (71) Заявитель Ордена Ленина институт кибернетики AH Украинской ССР (54) МНОГОКАНАЛЬНОЕ ОПЕРАТИВНОЕ

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной техники и может быть использовано в различных устройствах автоматики и вычислительной техники.

Известно устройство, в котором применяются циркуляционные запоминающие устройройства, содержащие магнитострикционные линии задержки, магнитные барабаны.

Известное устройство обработки информации, построенное на магнитном барабане, содержит блок ввода новой информации в канал связи, блоки передачи этой информации в центральное устройство обработки информации по промежуточному каналу связи, блок первой синхронизации для синхронизации с частотой канала связи, блоки приема информации от центрального устройства обработки информации по каналу связи, второй блок синхронизации частоты принимаемой информации с частотой центрального устройства обработки информации.

Однако такое устройство обработки информации не обеспечивает возможности увеличения объема памяти с сохранением постоянного цикла обращения.

Наиболее близкое по технической сущности к изобретению устройство содержит в каждом канале элемент задер?кки, входом соединенный с выходом блока записи и считывания, один из входов которого через последовательно соединенные регистр, преобразователь кодов и сдьиговый регистр подключен к др гому входу блока записи и с штываппя.

Недостатком прототипа является также пс5 возможность увелпчснпя объсма памяти с сохранением постоянного цикла обращения.

Цель пзобрстения — увеличение информационной емкости устройства.

Это достигается тем, что в устройство вве10 дены последовательно соединенные блок синхронизатора и блок начального запуска, а в кахкдый кана. т — олок временной выдержки, выход которого соединен с первым входом регистра в каждом канале и с входом блока

15 синхронизатора, информацпо шый выход блока синхронизатора подключен к управляющим входам элементов задержки, выход блока начального запуска — к входам блока временной выдержки, вход которого соединен с

20 выходом элемента задержки.

На чертеже представлена функциональная схема устройства.

Устройство содержит блок 1 синхронизатора, блок 2 начального запуска, каналы, каж25 дый из которых включает в себя блок 3 временной выдержки, регистр 4, преобразователь

5 кодов, сдвиговый регистр 6, блок 7 записи и считывания, элемент 8 задсржкп.

Работа оперативного запоминающего уст30 ройства начинается с приходом импульсов

560259

45 пуска блока 2, обеспечивающего запись стартовых единиц в элементы 8 задержки, выполненные на магнитострикционных линиях задержки, после включения питающих напряжений. Блок начального запуска возбуждает блоки 3 временной выдержки, предназначенные для приема стартовых единиц, считываемых из элементов 8 задержки в режиме ожидания. После запуска всех блоков 3 временной выдержки включается блок 1 синхронизатора и вырабатываются тактирующие серии управления элементами 8 задержки в соответствии с сигналами, считываемыми с элементов задержки. Блок синхронизатора производит также и синхронную запись стартовых единиц в элементы задержки. После записи стартовых единиц осуществляется побитная синхронная запись информации в элементы задержки с регистра 4, предусмотренного для хранения и логической обработки информации через преобразователь 5, преобразующий параллельный код информации в последовательный, регистр 6 и блок 7, который обеспечивает режим «запись — чтение» информации из элемента задержки.

После переполнения счетчика времени (счетчик времени находится в блоке 1 синхронизатора и на чертеже не показан), определяющего количество битов информации, которое может быть размещено в памяти оперативного запоминающего устройства, происходит выключение блока синхронизатора. Тактирующие сигналы не вырабатываются, и информация хранится в элементах 8 задержки.

С приходом стартовых единиц от всех элементов задержки в блоки 3 временной выдержки блок синхронизатора включается. Под воздействием тактирующих сигналов, поступающих из блока синхронизатора, начинается считывание информации из элементов 8 задержки на регистр 4 через блок 7 записи и чтения. После считывания всего объема информации начинается повторное формирование и синхронная запись стартовых единиц во все элементы 8 задержки, а также побитная и синхронная запись информации с регистра

4 через преобразователь 5 кодов, сдвиговый регистр 6 и блок 7 записи и чтения в элементы 8 задержки.

Таким образом, блок 1 синхронизатора обеспечивает синхронную запись информации, находящейся в регистрах 4, в элементы 8 задержки и синхронное считывание информации из элементов задержки на регистры. Ввиду того, что все элементы задержки работают параллельно, цикл обращения к памяти оперативного запоминающего устройства равен циклу обращения к одному элементу задержки и не зависит от количества элементов задержки, применяемых в устройстве.

Использование блока 1 синхронизатора, блока 2 начального запуска и блока 3 временной выдержки в многоканальном оперативном запоминающем устройстве дает возможность наращивать объем памяти, не увеличивая цикл обращения к ней.

Увеличение объема памяти вычислительных устройств с сохранением постоянного цикла обращения к ней позволяет производить логическую обработку больших объемов информации без дополнительных затрат дорогостоящего машинного времени. Освободившееся время можно направить на выполнение текущих задач, что значительно увеличит производительность вычислительного устройства.

Формула изобретения

Многоканальное оперативное запоминающее устройство, содержащее в каждом канале элемент задержки, вход которого соединен с выходом блока записи и считывания, один из входов которого через последовательно соединенные регистр, преобразователь кодов и сдвиговый регистр подключен к другому входу блока записи и считывания, отличающ е е с я тем, что, с целью увеличения информационной емкости устройства, в него введены последовательно соединенные блок синхронизатора и блок начального запуска, а в каждый канал введен блок временной выдержки, выход которого соединен с первым входом регистра в каждом канале и с входом блока синхронизатора, информационный выход блока синхронизатора подключен к управляющим входам элементов задержки, выход блока начального запуска подключен ко входам блока временной выдержки, вход которого соединен с выходом элемента задержки.

560259

1 !

1 !

1

1 ! ! !

1 .1, 1

Составитель А. Воронин

Техред Л. Брахнина

Редактор И. Грузова

Корректор Л. Брахнина

Типография, пр. Сапунова, 2

Заказ 1623/12 Изд. ¹ 538 Тираж 735 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, )К-35, Раушская наб., д. 4/5