Формирователь длительности электрических импульсов

Иллюстрации

Показать все

Реферат

 

ОЛ И САН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Реслублик. (61) Дополнительное к авт. свид-ву (22) Заявлено 02.08.71 (21) 1689885/21 с присоединением заявки № (23) Приоритет

Опубликовано 30.05.77. Бюллетень № 20

Дата опубликования описания 06.07.77 л Н ОЗК 5/00

Гасударственный комитет

Совета й1инистрав СССР ао делам изооретвний и аткрытий

621 373 052 (088.8) (72) Авторы изобретения

П. С. Чернов и В. М. Панкратов (71) Заявитель (54) ФОРМИРОВАТЕЛЬ ДЛИТЕЛЬНОСТИ ЭЛЕКТРИЧЕСКИХ

ИМПУЛЬСОВ

Изобретение относится к импульсной технике и может применяться в электронно-физической и лабораторной аппаратуре наносекундного диапазона.

Известен формирователь длительности электрических импульсов, содержащий входной формирователь на транзисторе, в коллектор которого включено пороговое устройство и времязадающая линия, разветвитель на двух транзисторах, эмиттеры которых соединены со смесителем: один непосредственно, другой через линию задержки (1). Однако настройка такой схемы сложная.

Из известных устройств наиболее близким по технической сущности к предлагаемому изобретению является формирователь длительности электрических импульсов, содержащий в качестве запускающего каскада генератор тока, выполненный на транзисторе, в коллектор которого включена цепь из параллельного соединения порогового устройства на ТД и индуктивности в качестве времязадающей линии, перезаряд которой приводит к сбросу порогового устройства C2J

После сброса порогового устройства в течение длительности сформированного импульса такая схема нечу|вствительна к запуску, что существенно увеличивает ее время восстановления, которое растет с увеличением длительности сформированного импульса.

Цель изобретения — уменьшение времени восстановления.

= 1то достигается тем, что в предлагаемом формирователе длительности электрических импульсов времязадающая линия, разомкнутая на свободном конце, через согласующий резистор включена в эмиттер транзистора, Сущность изобретения заключается в разделении времязадающей линии и порогового устройства, работающего в триггерном режиме, активным элементом (транзистором), благодаря чему импульс одной и той же полярности, приложенный к базе (входной) и эмиттеру (отраженный) транзистора, создает в его коллекторе импульсы тока противоположного знака, один из которых используется для запуска пороговой схемы, а другой — для сброса ее, при этом длительность сформированного импульса из времени восстановления оказывается исключенной.

На фиг. 1 представлена принципиальная электрическая схема предлагаемого формирователя; на фиг. 2 — осциллограммы его работы; на фпг. 3 — вольг-амперная характеристика порогового устройства.

Формирователь длительности электрических импульсов содержит транзистор 1, между коллектором которого и шиной .питания 2 включено пороговое устройство 3, например, в ви33 де параллельного соединения туннельного и

560328

3 обычного диодов, в эмиттер транзистора 1 включена цепь из последовательного соединения согласующего резистора 4 и времязадающей линии 5, в качестве которой, например, может быть использован отрезок кабеля. Между коллектором транзистора 1 и шиной питания 6 включен режимный резистор

7, обеспечивающий статистический прямой ток через пороговое устройство. Резистор 8 одним концом подсоединен к базе транзистора 1, другим концом — к общей шине. Режимный,резистор 9 подсоединен между эмиттером транзистора 1 и шиной питания 10.

Формирователь длительности электрических импульсов работает следующим образом.

В исходном состоянии через пороговое устройство 3, например через туннельпый диод, протекает ток, определяемый резистором 7, и обратный ток, равный току в коллекторе тр а из и стор а 1.

Суммарный ток, равный разнице указанных выше токов, протекающих через пороговое устройство 3, удерживает:последнее в исходном нулевом состоянии (точка а на фиг. 3).

Приходящий на базу транзистора (вход формирователя) короткий отрицательный импульс (фиг. 2,a) уменьшает ток в коллекторе транзистора 1, увеличивается напряжение на нем (фиг. 2,б), тем самым увеличивается ток через пороговое устройство 3. Пороговое устройство 3 переходит в единичное состояние (точка в на фиг. 3). Тот же входной импульс создает в эмнттере транзистора 1 импульс напряжения отрицательной полярности (фпг. 2,в), который через согласующий рези5

З0

35 стор 4 поступает на вход времязадающей линии 5. Отразившись в фазе от ее разомкнутого конца, этот импульс через время t=2tç (где 1з время задержки на времязадающей линии), вновь поступает в эмиттер транзистора 1 генератора, вызывая увеличение тока в цепи его коллектора. Суммарный ток через пороговое устройство 3 (фиг. 2, г) уменьшается, переводя его в исходное нулевое состояние (точки г, д на фиг. 3).

Использование предлагаемого формирователя длительности электрического импульса с малым временем восстановления позволяет увеличить предельную загрузку схем, где он применяется, примерно в 2 раза по сравнению с прототипом — до 10 имп/сек.

Формула изобретения

Формирователь длительности электрических импульсов, содержащий генератор тока на транзисторе, в коллектор которого включено пороговое устройство, и времязадающую линию, о тл и ч а ю щи и ся тем, что, с целью уменьшения времени восстановления, времязадающая линия, разомкнутая на свободном конце, через согласующий резистор включена в эмиттер транзистора.

Источники информации, принятые во внимание,при экспертизе:

1. Verswelej. Ihe New CERN. Fast Nurlear

Electronic System. International Symposium

on Nuclear Electronic Versailles 10 — 13. Sept.

1968.

2. Теория и проектирование ТД-схем. М., «Сов. радио», 1971, с. 111, рис. 321 (А и Б).

56032S

Корректор Л. Котова

Редактор L. Караулова

Заказ 1463,;5 Изд. ¹ 478 Тираж 1077 Подписное

Ц1-111ИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель В. Назарова

Текред Л. Котова с;1