Оперативное запоминающее устройство с самоконтролем
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ ни 542007
Союз Советских
Соииалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (б1) Дополнительное к авт. свид-ву (22) Заявлено 17.09,74 (21) 2061303/24 с присоединением заявки ¹ (51) М. 1хл. - G 11С 29/00
Совета Министров СССР по делам изобретений и открытий
Опубликовано 15,06.77. Бюллетень № 22
Дата опубликования описания 13.07.77 (53) УДК 681.327.6 (088.8) (72) Автор изобретения
В. А. Тафинцев (71) Заявитель (54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
С САМОКОНТРОЛЕМ
ГосУдаРственный комитет (23) Приоритет
Изобретение касается запоминающих устройств.
Известно оперативное запоминающее устройство с самоконтролем, со.(ержащее накопитель, регистры и дешифратор адреса, блок контроля (1).
В этом устройстве осуществляется контроль правильности записи и считывания при помощи введения избыточной информации, что требует значительных аппаратурных затрат в блоке контроля.
Наиболее близким техническим решением к данному изобретению является устройство с
"амоконтролем, содержащее накопитель, адресные входы которого соединены с выходами дешифратора адреса, информационные входы — с выходами формирователей записи, а выходы — с первыми входами усилителей считывания, регистр числа, входы и выходы которого подключены к соответствующим управляющим элементам И, блок контроля, соединенный с блоком управления и регистром числа (2).
Работа этого устройства основана на методе двухкратного обращения к каждой ячейке памяти с операцией поразрядного инвертирования считываемых кодов. Двухкратное обращение к устройству требует значительного времени на проведение контроля, кроме того, такое устройство имеет существенные аппаратурные затраты, а также невысокую надежность.
Целью изобретения является повышение надежности устройства.
Поставленная цель достигается введением в устройство дополнительных элементов И и элементов HE по числу усилителей считывания. входы элементов НЕ подключены к выходам накопителя, а выходы — ко вторым входам усилителей считывания, одни входы дополнительных элементов И соединены с блоком управления, другие входы — с выходами усилителей считывания, а выходы — со счетными входами триггеров регистра числа.
15 Сущность изобретения заключается в том, что сигналы, образующиеся в выходных шинах накопителя, построенного на сердечниках с прямоугольной петлей гистерезиса (ППГ), при записи или регенерации числа инверти2О руются и поступают на входы усилителей считывания, с выходов которых через управляющие элементы И вЂ” -на счетные входы триггеров регистра числа.
На чертеже показана структурная схема
25 предлагаемого устройства.
Устройство содержит адресные шины 1, дешифратор адреса 2, накопитель 3, формирователи записи 4, управляющие элементы И 5, регистр числа б, управляющие элементы И 7, 30 блок контроля 8, элементы НЕ 9, усилители
562007 считывания 10, дополнительные элсx((IITb(И
11, блок управления 12, числовые шины 13 и 14.
Адресные входы накопителя 3 соединены с выходами дешифратора адреса, информационные входы — с выходами формирователей записи 4, а выходы — с первыми входами усилителей считывания 10. Входы и выходы регистра числа 6 подключены к управляющим элементам И 7 и 5. Входы элементов HE 9 10 подключены к выходам накопителя 3, а выходы — ко вторым входам усилителей считывания 10, одни входы дополнительных элементов И 11 соединены с блоком управления 12, другие входы — с выходами усилителей счи- (5 тывания 10, а выходы — со счетными входами регистра числа 6.
Устройство работает следующим образом.
Адрес, по которому необходи(о произвести запись числа, дешифрируется дсшифратором 2О адреса 2, в результате чего выбирается ячейка памяти, в которую требустся записать число. Число, которое необходимо записать, поступает из числовых шин 13 через управля(ощие элементы И 7 на регистр числа 6. Ilo сиг- 25 налу из блока управления 12 код числа через управляющие элементы И 5 и формирователи записи 4 поступает на ин<рормационныс входы накопителя 1. Например, для устройства типа 3 Д сигналы с формирователей зо записи поступают на шины запрета. Предварительное считывание числа из выбранной ячейки не рассматривается. Прп записи числа в выбранную ячейку па (ятп па ин(!Ормационных выходах накопителя 3 возникают сигналы с полярностью, противоположной той, которая возникла бы при считывании того же числа. Зти сигналы поступают на элементы
HE 9 и усилители считывания 10. Поскол! ку сигналы, поступающие непосредстзснно HB яа входы усилителей считывания 10 и соотве:ству!ощие коду «1», имеют полярность про7пвоположну!о той, на которой работают эти усилители, то íà Нх выходах сигналы отсутствуют, Сигналы будут отсутствовать;(а выходах усилителей считывания 10 и элементов НЕ 9,. на входы которых поступают сигналы сооп!етствуюшие коду «0». Сигналы, которые поступают на элементы 11Е 9 II соответствуют коду «1», пнвертпруютсл и усиливаютсл усилителями считывания 10. Время задержки элементами HE считанных сигналов должно бып> больше длительности этих сигналов. Усиленные сигналы через дополнительные элементы
И 11, которые управля!отся сигналами с бло- 55 ка управления 12, поступают на счетные входы регистра числа 6.
Таким образом, если тракт записи, выбранная ячейка памяти и усилители считывания рабо Bboò исправно, то триггеры регистра числа 6 устанавливаются в состояние «О». Блок контроля 8, анализируя состояние триггеров регистра числа 6, вырабатывает сигнал об исправности контролируемых узлов устройства в том случае, если все триггеры регистра числа 6 установлены в состояние «О», и сигнал об ошибке, если хотя бы один из триггеров находится в единичном состоянии. Сигнал из блока контроля 8 поступает в блок управления 12.
При считывании числа сигналы с информа циоппых выходов накопителя 1 поступают нь в;оды усилителей считывания 10 и элементы
IIE 9, но так как Нх полярности противополож1(ь! спгпaлам, paссмоTpенным Выше, то на сигналы, поступаюц(пс с элементов НЕ 9, уси
iIITe 7I(считывания 10 (lp. ppa(Hp, IOT u pBGoTc устройства происходит как в ооычном опера тивном запоминающем устройстве при счпты запии информации.
Формула изобретения
Оперативное запоминающее устройство с самоконтролем, содержащее накопитель, адресныс входы которого cooz;(I(eHb(с выходами дешпфратора адреса, информационные входы — — с вы;.OBB;;IH формировате.-.ей записи, а выходы -- с псрвь ми вxo,7B;(» усилите;!c1(счп(ывапил, регистр числа, входы и выходы котnpo(n lln.7(<..(0 -!е1!ы !< соответству ющпм у((ран:(!!10щ!((элеx(сl(TBм И, Олок контроля, подключенный к блоку управления и регистр>- числа, о т л и (а и щ с с с я тем, что, с целью повыш"! пл (;aдеж:!oñ.-п устрокства, оно содерж((т до(!О,7, (е.(b:(b(-;.=.,: 1(ты И и элементы
1! Е по чпc:(, усп:и;е,-;e, (считывания, входы эл:мс((тов I Е подкл:о(сны 1: выходам накоп(т лл, B вь(хо-.ы — ко вторым входам усилите,(сй с(пты!!аппл, одни входы дополнительных -лс. .:сигов И сосдпне с блоком управлепи!(. другие входь — - с Lыхо.Iа:,;и усп;!!!телей:ч (т!(зан!(л, а вы олы — со счетными Входамп тпиггс.;Ов регистра числа.
I"..сточ!.. !ки и:(срормацпи, при!(я (ые во внимание при эксперп(зе
1. Авторское свидете;ьство ¹ 189621, М. 1,<(. - С 11С 29, 00, 1965 г.
2. Авторское свидетельство № 333559, М. Кл."- G 11С 29/00, 1970 r.
562007
Составитель В. Рудаков
Техред Л. Котова
Редактор H. Каменская
Корректор Л. Брахнина
Типография, пр. Сапунова. Р
Заказ 1534/20 Изд. Л 510 Тираж 738 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, 5К-35, Раушская наб., д. 4,5