Устройство для приема телеграфных посылок
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
<»>56294I
Союз Советских
Социалистических
Республик ч
I
I (61) Дополнительное к авт. свид-ву— (22) Заявлено 15.12.75 (21) 2302466/09 с присоединением заявки— (23) Приоритет— (43) Опубликовано 25.06.77. Бюллетень ¹ 23 (45) Дата опубликования описания 18,07.77 (51) )LКл.- Н 04 L25,38
Государственный комитет
Совета Министров СССР по делам изобретений н открытий (53) УДК 621.394.62 (088.8) (72) Авторы изобретения
А. П. Попов и Б. Ф. Чибринев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА
ТЕЛЕГРАФНЫХ ПОСЫЛОК
Изобретение относится к технике связи и может использоваться в телеграфной (ТЛГ) алпа ратуре переда чи данных.
Одним из известных является устройство для приема ТЛГ посылок, содержащее входной блок, элемент совпадения и элемент задержки, причем элемент задержки включен между выходом входного блока и управляющим входом элемента совпадения (I).
Однако это устройство обладает низкой помехозащищенностью значащих посылок комбинации.
Наиболее близким к предлагаемому техническим решением является устройство для приема ТЛГ посылок, содержащее последовательно соединенные генератор импульсов, элемент И и п-разрядный счетчик, а также первый формирователь импульсов, выходы которого подключены к входам входного триггера и элемента ИЛИ, выходной триггер, выход которого через второй формирователь импульсов подключен к первому входу распределителя, к импульсному входу которого подключен выход генератора импульсов (2).
Одна ко это устройство обеспечивает работу только на одной скорости телеграфирования. При работе в широком диапазоне скоростей телеграфирования изменяется относительная величина времени интегрирования, что снижает помехозащищенность, а значит, и достоверность приема информации.
Цель изобретения — повышение достоверности приема.
Для этого в устройство для приема ТЛГ посылок, содержащее последовательно соединенные генератор импульсов, элемент И и п-разрядный счетчик, а также первый формирователь импульсов, выходы которого под1О ключены к входам входного триггера и элемента ИЛИ, выходной триггер, выход которого через второй формирователь импульсов подключен к первому входу распределителя, к импульсному входу которого подключен
15 выход генератора импульсов, введены триггер управления, элемент совпадения, блок запрета обнуления, блок записи единицы, блок обнуления и коммутатор установки скорости телеграфирования и времени интегрирования, при этом выход п-разрядного счетчика подключен к первым входам элемента совпадения, к вторым входам которого подключены выходы входного триггера, первому входу триггера управления, к второму входу которого подключены выход элемента ИЛИ, первые входы блока запрета обнуления и блока записи единицы, к вторым входам последних подключены выходы коммутатора установки скорости телеграфирования и времен и интегрирования, соединенные с рас562941
Зо
65 пределителем, . а выход триггера управления подключен к второму входу элемента И, к входам и-разрядного счетчика подключены выходы блока записи единицы непосредственно, а через блок обнуления — выходы блока запрета обнуления, причем, к входам выходного триггера подключены выходы элемснта совпадения.
На ф иг. 1 приведена структурная электрическая схема прсдложенного устройства; на фиг. 2 — временные диаграммы, поясняющие его работу.
Устройство для приема ТЛГ посылок содержит последовательно соединенные генератор 1 импульсов, элемент И 2 и и-разрядный счетчик 8, а также первый формирователь 4 импульсов, выходы которого подключены к входам входного триггера 5 и элемента ИЛИ б, выход ной триггер 7, выход которого через второй формирователь 8 импульсов подключен к первому входу распределителя 9, к импульсному входу которого подключен выход генератора 1. Устройство содержит та кже триггер 10 yIIipaiIIлеиия, элемент совпадения 11, блок 12 запрета обнуления, блок 18 записи единицы, блок обнуления 14 и коммутатор 15 установки ско рости телеграфирования,и времеии интеприрования. Выход и-разрядного счетчика 8 подключен к первым входам элемента со впадения 11, к вторым входам которого подключены выходы входного триггера 5, к первому входу триггера 10, к второму входу которого подключены выход элемента ИЛИ б, первые входы блоков 12 и 18, к вторым входам последних подключены выходы коммутатора
15, соединенные с распределителем 9, а выход триггера 10 подключен к второму входу элемента И 2, к входам и-разрядного счетчика 8 подключены выходы блока 13 непосредственно, а через блок обнуления 14 выходы блока 12, IIlplHчем, к входам выходного триггера 7 подключены выхо;ы элемснта совпадения 11.
Устройство работает следую цим образом.
Формирователь 4 производит выделение фронтов входной информации (см. фиг. 2, а).
На одном выходе формирователя 4 имеются импульсы по положительному фро|нту посылки (фиг. 2, б), на другом — по отрицательному (фиг. 2, в). Входной триггер 5 устанавливается ил и .В ñî còîÿíèå единицы, ил и в состояние нуля, Импульсы фронтов проходят через элемент ИЛИ б (фиг. 2, г) на входы блоков 12 и 18, на другие входы которых подаются потенциалы с коммутатора 15. В зависимости от того, каиие .потенциалы подаются с выхода коммутатора 15, по каждому фро нту производится обнуление k раз рядов
fl-разрядного счетчика 8 и запись единицы в т разрядов, где т=и — k, à и — число все управляемых разрядов счетчика 8. Потенциал с выхода разряда коммутатора 15 для обнуления является запрещающим, а для записи единицы в соответствующий разряд счетчика 8 — разрешающим. Таким образом, устанавливается коэффициент пересчета счетчика 3, т. е. устанавливается время интегрирования t„. Ероме того, по каждому фронту посылки происходит установка триггера 10 (фиг. 2, д) в такое состояние, при котором импульсы с генератора 1 проходят через элемент И 2 (фпг. 2, е) на счетчик 8. Еак только на выходе счетчика 3 появляется импульс (фиг. 2, ж), он переводит триггер 10 в состояние, запрещающее прохождение импульсов с генератора 1 через элемент И 2 на счетчик, и производит опрос состояния входного триггера 5 через элемент совпадения 11.
Если в момент поступления фронта до момента появления импульса опроса состояние входного триггера 5 изменилось, то импульс с фронта производит снова обнуление
k разрядо в счетчи ка 3, записывает единицу в m разрядов и перебрасывает триггер 10 в состояние разрешения. На выходе выходного триггера 7 имеется инфо рмац ия (фиг. 2, з), фронты которой сдвинуты относительно фронтов входного сигнала на время интегрирования t„. При этом относительная величина времени интегрирования остается постоянной во всем диапазоне скоростей телеграфировання. Погрешность времени интегрирования определяется дискретностью генератора 1 и равна длительности одного периода.
Предложенное устройство обладает высокой стабильностью относительной величины .времен и интегрирования в диапазоне рабочих скоростей телеграфирования, что значительно повышает достоверность приема ТЛГ посылок.
Фор I vл а изобретения
Устройство для приема телеграфных посылок, содержащее последовательно соединенные генератор импульсов, элемент И и и-разрядный счетчик, а также первый формирователь импульсов, выходы которого подключе ны к входам входного тр иггвра и элемента ИЛИ, выходной триггер, выход которого через второй формирователь импульсов подключен к первому входу распределителя, к импульсному входу которого подключен выход генератора импульсов, с т л и ч аю щ е е с я тем, что, с целью повышения достовернссти .пр иема, введены триггер управления, элемент совпадения, блок запрета обнуления, блок записи единицы, блок обнуления и коммутатор установки скорости телеграфирования и времени интегрирования, при этом выход и-разрядного счетчика подключен к первым входам элемента совпадения, к вторым входам которого подключены выходы входного триггера, первому входу триггера управления, к второму входу которого подключены выход элемента ИЛИ, первые входы блока запрета обнуления и блока записи единицы, к вторым входам последних подключены выходы коммутатора установки
562941 скорости телеграфирования и времени интегрирования, соединенные с распределителем, а выход триггера управления подключен к второму входу элемента И, к входам п-разрядного счетчика подключены выходы блока записи единицы непосредственно, а через блок обнуления — выходы блока запрета обнуления, причем, к входам выходного триггера подключены выходы элемента совпадения.
Источники информации, принятые во внимание при экспертизе:
1. Авторское свидетельство СССР - 315305, кл. Н 04 1 25/38, 1970.
2. Авторское свидетельство СССР
No 177448, кл. Н 04 1. 11/08, 19G4.
562941
Puz 2
Составитель Г. Теплова
Редактор О. Степина Текред И. Карандашова Корректор В. Гутман
Зак. 491/1179 Изд. № 60 Тираж 818 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, )К-35, Раушская наб., д, 4/5
Тип. Харьк. фил. пред. «Патент»