Многоканальная система передачи дискретной информации
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОП ИСАНИЕ
И3ОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
« ) 564720 (61) Дополнительное к авт. саид-ву (22) Заявлено04.07.75 (21) 2151193/09 (51) M. Кл.
Н 04 В 3/04 с присоединением заявки №
Государственный намнтет
Совета Мнннстров СССР по делам нзобретеннй н отнрытнн (23) Приоритет (43) Опубликовано 05,07,77,Бюллетень № 25 (45) Дата опубликования описания 15.08.77 (53) УДК621.395.38 (088.8) (72) Авторы изобретения
P. С. Падкин и Н. Л. Косопапова (71) Заявитель (54) МНОГОКАНАЛЬНАЯ СИСТЕМА ПЕРЕДАЧИ
ДИСКРЕТНОЙ ИНФОРМАЦИИ
Изобретение относится к технике связи, может испопьэоваться в системах перь дачи дискретной информации.
Известна многоканальная система передачи дискретной информации, содержащая на передающей стороне в каждом из кана-пов кодирующий преобразоватепь, состоящий из поспедоватепьно соединенных формироватепя сигнапа значащего момента модуляции (ЗММ); шифратора и регистра, другой вход которого соединен с выходом формирователи сигнапа значащего момента модуляции, соответствующий вход регистра соединен с допопнитепьным выходом формироватепя сигнаиа значащего момента модуляции, причем выход регистра кодирующего преобраэоватепя первого канапа соединен со входом бпока объединения каналов, управляющие входы которого и .управляющие входы каждого кодирующего преобразоватепя соединены с соответствующими выходами распредепитепя, вход которого соединен с выходом генератора импупьсов, а на приемной стороне в каждом из каналов - декодирующий преобра2 зоватепь, состоящий иэ поспедоватепьно соединенных регистра и дешифратора, другой вход которого соединен с выходом бнока выдепения сигнапа "старта", один вход которого соединен с выходом знакового разряда регистра, а другой - с выходом триггера; при этом вход регистра декодирующего преобразоватепя первого канапа соединен с выходом бпока раэдепения кацапов, управйяющие входы которого и управпяюшие входы каждого декодирующего преобразователя соединены с соот ветствующим выходом распределитепя(1).
Однако известная многоканапьная система передает информацию с небольшой скор остью.
Цепь изобретения - повышение скорооти передачи информации.
Дпя этого в многоканальную систему передачи дискретной информации, содержащую на передающей стороне в каждом иэ канапов кодирующий преобразоватепь, состоящий из поспедоватепьно соединенных фор. мирователя сигнала значащего момента
564720
55 модуляции, шифратора и регистра, другой вход которого соединен с выходом формирователя сигнапа значащего момента модупяцпи, а соответствующий вход регистра соединен с допопнитепьным выходом формирэватепя сигнала значащего момента модуляции, причем выход регистра коди« рующего преобразователя первэго канапа соединен со входом бпока обьединения каналов, управляющие входы которого и управляющие входы каждого кодируюшего преобразователя соединены с с о ответствующими выходами распределителя, вход которого соединен с выходом генератора импульсов, а на приемной сторонев каждом из каналов - де 15 кодирующий преобразователь, состоящий из пэследовательно соединенн лх регистра и дешифратора, другой вход которого соединен с выхэдом блока выделения сигнала старта», один выход которого соединен с выходом знакового 26 разряда регистра, а другой — с выходом триггера, при этом вход регистра декодирующего . преобразователя первого канала соединен с выходом блока разделения каналов, управляющие входы которого и управляющие входы каждого декодирующег о преобразователя с оединены с соответствующим выходом распределителя, в каждый из кодирующих преобразователей введены последовательно соединен ные допольительные шифратор и регистр, в каж-1 З0 дый из декодирующих преобразователей— пэспедоватепьно соединенные допопнитепьные регистр и дешифратор, а также блоки к эмму т апик, пр ичем в к одир ующем пр е образоватепе, дополнительный выход шифратора подкпючен ко входу допопнитепьного шифратора, а допопнитепьный выход формирователя сигнапа значащего момента моду пяции подкпючен к другому. входу допопиитепьного регистра; выход каждого регистра кодирующего преобразователя, кроме первого канапа, и выход каждого дополнительного регистра через блок комму( тации подкпючены к соответствующим входам. блока обьединения каналов, а в декодирую45 щем преобразоватепе выход дешифретора. подключен к другому входу дополни тельного дешифратора, выход которого подключен ко вхо ду триггера, причем вход каждого регистра декодирующего преобразователя, кроме первого
50 канала, и вход каждого допопнитепьного регистра соед .наны с соответствующими выходами бгока раздепения канапов через б и ок коммутации, а ф ор мир ова тель сигнапа значащего момента модупяции выпопнен в виде последовательно соединенных
or раничитепя, формирователя импульсов и одновибратора. причем выход ограничите пя подкпючен к последовательно соединенным другим формирователю импупьсов
60 и одновибратору, а выходы формироватепей импупьсов подключены ко входам схемы совпадения.
На фиг.. 1 представпена структурная электрическая схема передающей стороны многоканальной системы передачи дискрет ной информации, на фиг. 2 — схема приемной стороны многоканальной системы, на фиг. 3-схема формироватепя сигнала значащего момента модуляции.
Устройство содержит на передающей стороне 1 в каждом из каналов кодирующий преобразоватепь 2,3,4, состоящий из последоватепьно соединенных формироватепя 5 сигнала значащего момента модуляции, шифратора 6 и регистра 7, другой вход которого соединен с выходом формироватепя 5, а соответствующий вход регистра соединен с допопнительным выходом формироватепя, причем выход регистра кодирующего преобразователя 2 первого канала соединен со входом блока 8 обьединения каналов, управпяющие входы которого и управляющие входы 9 - 13 каждого кодирующего преобразоватепя 2,3,4 соединены с соответствующими выходами 9-13 распредепитепя 14, выход которого соединен с выходом генератора 15 импульсов, а на приемной стороне 16 в каждом из каналов — декодирующий преобразователь 17, 18, 19, состоящий из поспедоватепьно соединенных регистра 20 и дешифратора 21,, другой вход которого соединен с выходом бпока 22 выделения сигнапа "старта".
Один вход блока 22 соединен с выха дом знакового разряда регистра 20, а другой - с выходом триггера 23; вход регист ра 20 декодирующего преобразователя 17 первого канала соединен с выходом блока
24 разделения каналов, управляющие входы которого и управпяющие входы 25-29 каждого декодирующего преобразоватепя 17, L8, 19 соединены с соответствующим выходом 25-29 распредепитепя 30, а также в каждом из кодируюп,их преобразователей
2,3,4 поспедоватепьно соединенные дополнительные шифратор 31 и регистр 32, в каждом из декодирующих преобразователей
17,18,19 поспедоватепьно соединенные допопнитепьные регистр 33 и дешифратор 34 и бпоки 35-44 коммутации, причем в кодирующем преобразователе 2,3, 4 попопнитепьный выход шифратора 6 подключен ко входу д on олни тепьн ого шифратора 3 1, а допопнитепьный выход формирователя 5— к другому входу допопнитепьного регистра
32.
Выход каждого регистра 7 кодируюшегс преобразоватепя 3, 4, кроме первого канага, и выходы дополнительных регисгров
564720
32 через бпоки 35-39 подключены к сосоответствуюшим входам блока S, а в декэдирующем преобразоватепе 17,18,19 выход дешифоатора 21 подкпючен к другому входу допопнитепьного дешифратора 34, выход которого подкпючен ко входу триггера 23, причем вход каждого регистра 20 цекодируюшего преобразователя 18, 19, кроме первого канапа, и вход каждого допопнитепьного регистра 33 соединены т0 с соответствующими выходами блока 24 через блоки 40-44, а формирователь 5 выпопнен в виде поспедоватепьно соединенных ограничителя 45, формироватепя 46 импульсов и одновибратора 47, причем выход ограничителя подключен к поспедоватепьно соединенным другим формироватепю 48 импульсов и одновибратору 49, а выходы формирователей 46,48 подкпюче» ны к входам схемы 50-совпадения, и: 20 двоичный синхроканап 51.
Работа устройства поясняется для метода передачи дискретной информации "скопь зяший индекс с подтверждением" (СИП).
При статическом состоянии QC на входе 25 кодируюшего преобразователя 2,3,4 до момента временит. на формироватепь 5 по» ступает отрицательный потенциап биполярного QC. Полярность сигнала соответству ет значению передаваемого QC. Так, на- З0 пример, при 1.» t на вход поступает посыпка отрицательной полярности, соответ ствуюшей погическому нупю. На выходе формирователя 5 при этом формируется однополярный ДС. На распредепитепь 14 N с генератора 15 поступает поспедоватепьность тактовых импульсов (ТИ). На поспедоватепьные входы регистров 7 и 32 до момента 4 < „подается сигнап "О", который продвигается по регистрам 7 и 32, 40 и на выходах их формируется последователь. ность "подтвер>кдения" состояния QC. Qo момента времени.1 передаются "нули", т. е. импупьсы отсутствуют, Ири изменении эна» ка на входе кацапа на выходе формирова- 45 теля 5 формируется импульс ЗММ, который служит управляющим сигналом для работы шифраторов 6 и 31 и для записи стартового импульса кодовой комбинации в регистр 7.
На выходах шифраторов 6, 31 формирует-,50 ся кодовая комбинация, первый GHMBOJI кс торой несет информацию о знаке ЗММ, а совокупность ° остапьных символов пред ставпяет собой двоичный код чиспа, соответствующего временному попожению ЗММ 55 ипи номеру зоны, в которой формируется
ЗММ, Временные зоны "привязаны", т. е. сфаэированы с началом периодов импупьсов считывания, которые считывают информацию с регистров 7,32 в синхронные кана- 60 пы. Шифраторы 6,31 построены так, что
/ шифратор 6 выдает в регистр 7 чиспо, соответствушее номеру зоны по грубой шкапе, например, дпя трехраэрядного щифратораот первой зоны до восьмой. Шифратор 31, например, на три разряда, формирует код числа точной шкалы от первой до восьмой части каждой зоны грубой шкалы.
Кодовые комбинации, записанные в момент появления ЗММ в регистр 7 и допопнитепьный регистр 32, несут, таким образом, информацию о положении во времени ЗММ относительно периода синхронного канала связи, так как скорость в канале равна скорости продвижения. и считывания информации с регистра 7, и при ор» ганиэации канала передачи данных с повышенной скоростью (ипи с повышенной точностью) можно испольэовать информацию допопнитепьного регистра 32, передавая ее в аналогичный синхронный канал, Когда по всем канапам устройства необходимо передавать сигнапы с одинаковой скоростью (не выше предельной дпя каждого канала), блоки 35,38, вкпюченные в основные выходы кодирующих преобразователей 2,3,4 и блоки 41„43, вкпюченные в основные входы декодирующих
I преобразоватепей (32 и 36), замкнуты, а бпоки 35,37, 39, вкпюченные в дополнительные выходы кодирующих преобразовате-лей 2,3,4 и бпоки 40,42,44, включенные в дополнительные входы декодирующих преобравоватепей 17, 18,19, peGDMIcHуты. При этом сигнап с основного выхода кодирую» щего преобразоватепя 2,3,4, через бпок 8, двоичный синхроканап 51 и бпок 24 проходит на основной вход соответствующего декодируюшего преобразователя 17, 18, 19.
Синхронность и синфазность работы распредепитепей 14,30 обеспечивается системой синхронизации (не показанной на чертеже) известныл и методами, При организации канала дпя передачи двоичного сигнала с повышенной скоростью, например по первому кацапу, образованному кодирующим и декодирующим преобразователями 2, 17, выкпючают блоки 36 и 41 и включают бпоки 35 и 40. При атом информация с допопнитепьного кодируюшего преобразователя 2 попадает через бпок 35 на вход второго канала бпоков 8,24 и с выхода последнего через блок 40 - на дополнительный вход декодирующего преобразоватепя 17. Таким образом, повысив качество информации о времени возникновения ЗММ, можно передавать двоичные сит напы с повышенной скоростью.
Индивидуальные синхронные сигналы от каждого кацапа блока 24 поступают на ос»564720
7 новной и дополнительный входы индивидуапь» ного декадирующего I преобразоватепя, т.е. на последовательные входы регистра 20 и допопнитепьного регистра 32 и записываются B эти регистры импупьсами продвижения,- которые синхронны и синфазны с импупь. с считывания на передаче. Работой распредецитепя 30 приемной стороны 16
Ъжэгокаладьной1,системы передачи дискрет« ной информации управляют тактовые импуль 10 сы от-геиераторного оборудования (на чер+еже ие показано).
В исходном режиме (до момента времени t>) состояние триггера 23 совпадает со значением знакового раэряда регистра, 20.. На .выходе бпока 22 сигнал отсутст вует. Двоичный сигнап на выходе триггера
",23.сохраняет статическое состояние (например, . нулевое"). При появпении в знаковом разряде регистра 20 стартового им- 29 пупьса (в данном спучае "единицы" ) на выходе:бдока.,, 22 оказывается импупьс, запускающий дешифраторы 21 и 34. В дешифраторе 21 восстанавпивается номер зоны кодирования по грубой, : шкапе, в допоп нитепьном дешифраторе 34 - номер соот ветствующей,части (в данном спучае одной иэ восьми частей). каждой эоны грубой шкапьь По окончании дешифрации управляющий сигнап поступает на вход триггера
23, на выходе которого формируется двоичный -сигнап.
Формироватепь работает сдедующим обра зом. На вход ограничитепя 45 подается 35 бипопярный двоичный сигнап с кодировкой погических единиц положительной. полярностью и погических " нупей " отрицатепьной попярностью, На выходе ограничитепя 45 этот. сигнал ограничивается до вепичин, не 4g превышающих допустимых значений дпя входов формирователей 46,48. Формирова тени 46,48 работают таким образом, что при отсутствии информационного сигнала на. входах и выходах формируется потенциал нуди . ц
Еспй на входе ограничителя 45 сигнап отсутствует, например, i в случае обрыва линии или не передается, то на выходах формироватепей 46,48 формируются одновременно потенциапы "нуля", и схема 50 50 вырабатывает сигнап погической "единицы", который соответствует сигнапу пропадание двоичного сигнапа и может испольэо ваться в системах сигнализации и устройствах блокировки, которые в. спучаях пропадания сигнапа на входе вырабатываю на передаче заранее обуславливаемый сиг над. Одновибраторы 47 и 49, срабатывая от заднего фронта ймпупьсов, поступающих на их входы, выдают импульсы, соответствующие изменению попярности входного сигнала - значащего момента модупяции.
На вь:ходах одновибраторов 47,49 формируются импупьсы, соответствующие сигналам ЗММ "единиц" и ЗММ " нупей". Эти сигнапы необходимы дпя работы кодирующих преобразоватепей 2,3,4.
Формупа изобретения
1. Многоканапьная система передачи дискретной информации, содержащая на передающей стороне в каждом из канадов кодирующий преобразоватень, состоящий из пбспедоватепьно соединенных формироватепя сигнапа значащего момента моду пяции, аифратора и регистра, другой вход которого соединен с выходом формировате пя сигнапа значащего момента модупяции, а соответствующий вход регистра соединен с допопнитепьным выходом формироватепя сигнала:значащего момента модуляции, причем выход регистра кодирующего пре,образователя первого канала соединен со входом блока объединения каналов, управляющие входы которого и управляющие вхо.ды каждого кодирующего: преобразоватепя .соединены с соответствующими выходами распредс питепя, вход которого соединен с выходом генератора импупьсов, а на .приемной стороне в каждом иэ канаповдекодирующий преобразователь, состоящий иэ поспедоватепьно соединенных регистра и дешифратора, другой вход которого соединен с выходом бпока выделения сигнапа "старта", один выход которого соединен с выходом знакового разряда регистра, а другой - с выходом триггера, при этом вход регистра декодирующего преобразователя первого канада соединен с выходом бпока раздепения канапов, управпяю- . щие входы которого и управляющие входы каждого декодирующего преобразоватепя соединены с соответствующим выходом распределителя, р т д и ч а ю щ а я с я тем, что, с цепью повышения скорости передачи информации, в каждый из кодиру1о щих преобразователей введены поспедовательно соединенные допопнитепьные шифратор и регистр, в каждый из декодирующих преобразователей - последоватепьно соединенные допопнительные реги;.тр и дешиф1 ратор, а также блоки коммутации, причем в кодирующем преобразоватепе допопнительный выход .шифратора подключен ко входу допопнитепьного шифратора, а дополнитепьный выход формироватепя сигнала
864720
10 значащего момента модупяции подключен к другому входу допопнитепьного регистра, при етом выход каждого регистра кодирую щего преоб .азоватепя, кромеIиервого «ана-. па, и выход каждого дополнительного регистр ра через бпок коммутации подкпючены к соответствующим входам блока объедине-ния канапов, а а декодирующем преобразо- ватене выход дешифратора подключен к другому входу допопнитепьного дешифрато щ ра, выход которого подключен ко входу триггера, причем вход каждого регистра йекааирующего преобразователя, кроме пер, вого канапа, и sxon каждого допопнитель ного регистра соединены с соответствую- И щими выходами бнока раздепениа.каналов
: через бпок коммутации.
2. Система по и. 1, о тл и ч а ю» щ а я с я тем, что формирователь сигна
rta значащего момента модупяции вынопнен, в виде последовательно соединенных ограничителя, формироваФепя импульсов и одновибратора, причем выход ограничителя -под(кпючен к лоспедоватепьно соединенным другим формирователю импупьсов и одновибратору, а выходы формирователей имаупьсов подключены ко входам схемы. совпадения.
Источники информации, принятые во вни-, мание при экспертизе:
-1. Авторское свидетепьство СССР ,М 313302,(Н 04 В 3/04, 1971
564720
Составитель В. Бепякович редактор Б. Федотов Техред А. Демьянова Корректор А. Власенко
Заказ 2063/217 Тираж 815. Подписное
ilHHHFIH Государственного комитета Совета Министров СССР по делам изобретений и открытий
ll3035, Москва, Ж-З5, Раушскаа наб., д. 4/5
Финиап ППП Патент, г. Ужгород, уп. Проектная, 4