Устройство для временной коммутации асинхронных импульсных каналов

Иллюстрации

Показать все

Реферат

 

Союз Советских

Соцналистическнх

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВКДЕТЕДЬСТВУ (11) 566 382 (61) Дополнительное к авт. свид-ву (22) Заявлено04.01.76 (21) 231 2418/09 с присоединением заявки № (23) Приоритет (43) Опубликовано 25.07.775юллетень № 27 (45) Дата опубликования описания08.08.77

2 (51) М. Кл.

Н 04 { 11/20

Государственный квинтет

Совета Миннотроо СССР оо делам изооретеннй и открытий (53) УДК 621- 3 - 4 4- (088,8) (72) Автор изобретения

Л. Ф, Леонов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВРЕМЕННОЙ КОММУТЛ{{И{! ЛСИ!{Х! ОН!{ЫХ

ИМПУЛЬСНЫХ КЛНЛЛОВ

Изобретение. относится к технике связи и может использоваться для коммутации импульсных каналов.

Известно устройство для временной коммутации асинхронных импульсных каналов, содержащее кодово-адресные входные комплекты, соединенные с групповой шиной передачи адреса, которая подключена к инфор мационному входу запоминающего блока, и дешифратор, выходы которого подключены Г

K выходным канальным комплектам, а вход соединен с первым выходом запоминающе» го блока { 1).

Однако известное устройство не обладает дост".точным быстродействием вследсч {5 вие своей сложности.

11ель изобретения повышение быстродействия.

Для этого в устройство для временной коммутации асинхронных импульсных кана- 20 лов, содержащее кодово-адресные входные комплекты, соединенные с групповой шиной передачи адреса, которая подключена к ин формациочному входу запоминающего блока, и дешифратор, выходы которого подключены 25 к выходным канальным комплектам, а вход соединен с первым выходом запоминающего блока, введены анализатор фаз и датчик м ток времени, причем первый вход и вто!>ой выход запоминающего блока подключены соответственно к первому выходу и первому входу анализатора фаз, второй вход которого подключен к выходу датчика меток времени, а второй выход анализатора фаз подключен ко второму входу запоминающего блока.

На чертеже представлена структурная электрическая схема предложенного устройства

Устройство содержит кодово-адресные входные комплекты 1, соединенные с гру"повой шиной 2 передачи адреса, которая подключена к информационному входу запоминающего блока 3, и дешифратор 4-, выходы которого подключены к выходным канальным комплектам 5, а вход соединен с первым выходом запоминщошего блока 3, а также анализатор фаз 6 и датчик меток времени 7, причем первый вход и второй выход запоминающего блока 3 подключены

566382 соответственно к первому выходу и перво- му входу анализатора фаз 6, второй вход которого подкаочен к выходу датчика ме-. ток времени 7, а второй выход анализатора фаэ 6 подключен ко второму входу запоминающего блока 3, При появлении на входе устройства фронта информационного сигнала с входных кодово-адресных комплектов 1 по групповой шине

2 код адреса соответствующего начального комплекта поступает в запоминающий блок

3, Запоминающий блок содержит управляющие слова всех каналов, которые счнты ваются в соответствии с поступившим кодом адреса. При этом хранящийся в запоми- r5 нающем блоке адрес канала, с которым уотановлено соединение, поступает с первого выхода запоминающего блока 3 на дешифратор 4 для открывания. электронного контакта в соответствующем выходном канальном 29 комплекте 5. Одновременно со второго выхода запоминающего блока 3 в анализатор фаэ 6 через его первый вход поступает информация о времени поступления предыдущего фронта сигнала. Эта информация 25 сравнивается в анализаторе фаэ 6 с информацией о текущем времени, поступающей на его второй вход с датчика меток врем ни 7, а выделенный в результате сравнения сигнал поступает для записи на второй вход 30 запоминающего блока 3 Одновременно в запоминающий блок записываются код времени и результаты преобразования сигналов. Считывание информации из запоминающего блока осуществляется s момент пере- 35 ключения тракта, Таким D" разом, в предложенном устройстве знач.:.тельно повышает ся быстродействие за счет того, что по кодово-адресному тракту передаются только фронты информационных сигналов, что позво.I ляет максимально упрости ъ канальные комплекты, а синхронный прием сигналов и демодуляция производятся в анализаторе фаз, формула изобретения

Устройство для временной коммутации асинхронных импульсных каналов, содержащее кодово-адресные входные комплекты, соединенные с групповой шиной передачи адреса, которая подключена к ииформацион ному входу запоминающего блока, и дешиф-. ратор, выходы которого подключены к вы . ходным канальным комплектам, а вход сое-. динен с первым выходом запоминающего, блока, о т л и ч а ю щ е е с я тем",что, с целью повышения быстродействия, введены анализатор фаз и датчик меток времени, причем первый вход н второй выход запоми нающего блока подключены соответственно к первому выходу и первому входу анализатора фаз, второй вход которого подключен к выходу датчика меток времени, а второй выход анализатора фаз подключен ко второму а входу запоминающего блока, Источники информации, принятые во вни мание прн экспертизе;

1, Авторское свидетельство СССР

М 434610„кл. Н 04 g 11/20, 1972, UHHHIIH Заказ 2516/41

Тираж 815 Подписное

Филиал ППП "Пат ент", r. Ужгород, ул. Проектная, 4