Устройство задержки случайного сигнала

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

О П И С А Н И Е ())) аятг2

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6i) Дополнительное к авт. свил-ву У, (22) ЗаЯвлено 04.01,76 (21) 2311783/0(.3 с присоединением заявки № (23) Приоритет(43) Опубликовано 05,0р.77,Бн лле1снь № 2, (45) Дата опубликования описания 02.09.77 (51) M. Кл.

Н 03 11 7/30

Н 04 L 7/02

Государственный комитет

Совета Минист)ов СССР оо делам изо>ретений н открытий (- ) УДК 621,37-1,,)о:

:t>21,304,662.2(0ЯЯ,Я) (72 A втор ы изобретения

И, Ц. Гросс, В. В, 11инкевич и Ю, 11, Куз«.мпн (71) Заявитель (34) УСТ1) ОЙСТВО ЗЛДЕ1- ЖКИ СЛУН>3Й1-1ОГО С11Г11ЛЛА

Изобретечие отн >ситс я к измерительной и вычислительной технике и может использоваться в ."-кстремальных корреляционных системах.

Извес гно устройство для задержки одиНОЧНЫХ ИЛ«ПУЛЬСОВ, Недостатком этого устройства является невозможность задержки случайного им пульсного сигнала на врел)я, болыпее минимального нериода следования случайных «tt«- 10 пульсов, так ка.. время задержки задается двоичным счетчиком (1 1, Наиболее близким по техни(еской сути к предложенному изобретению является устройство задержки случаипого сигнала, 15 содержашее генератор тактовых импульсов, выход которого подключен к сдвигаюшему входу основного регисгра сдвига, подключенного к выходу уси»1 геля-ограничителя, а также преобразователь временного 1 «ггео- 20 вала B параллелытый «I)3ots t«tûé код, выходы которого «еров 11 дополнительных регистровв сдвига поtt«(.!ïtч. «Ibt к(> входа«1 цифрО-аиаЛОт ОВОГО Нрс Обр)>ЗО))л Г(.Ля ПараЛЛЕЛЬно« о двоичного кода в нптс«вал времени12). 25

Недостатком такого устройства является то, что для ул)еньшения погрешности врелнепной задержки необходимо повыи«ать час готу генератора тактг")ых импульсов, а это ведет к увеличе«н«ю количества разрядов регис.тров сдвига.

11елью изобретения является уменьшение погрешности временной задержки. .(1ля этого в устройство введены блок выделения переднего и заднего фронтов ил пульсов, элемент 11ЛИ, инвергор, т«орвый и второй элементы совпадения, )триггер, гри этом выход усилителя-ограничителя подклкче«1 через последовательно соединенные блок выделения перед««егО и заднего фронтов импултсов и эг)емент ИЛИ ко входу старт" пр; образователя времени(>го интер«зала в параллельный двоичный кол, Ко входу "стоп которого подключен генератор тактовых импульсов, соединенный со вто1.««лали входами РЪ дополнительных регистра). сдвига, а выход ос««ов««ого регистра сдвига 11(,дл."почеп к первому ->леMB«I ) ó сввп» 1(1(ия непоср<;дствечен)) и через п«1«3ертор - t )>торому .">1<-.менту с)>1)т)а(1е)) 11я, 1 пр«lчем 11 . 1хг)п ((и4)1 о-а(1а)1 >1 1>во 111)" 0()1)а) 3())))1»

5(:!81 52 теля параллельного двоичного кода в интервал времени подключен к другим входал! элементов совпадения, выходы которых подключены,к соответствую!цим входам триггера. 5

На чертеже представлена структурная электрическая схема предложенного устройства, Устройство задержки случайного сит нала содержит генератор 1 тактовых импульсов, усилитель-ограничитель 2, блок 3 выделения переднего и заднего фронтов импульсов, элемент ИЛИ 4, преобраэователь5 временного интервала в параллельный двоичный ход, основной регистр 6 сдвига, fl дополнительных регистров 7 сдвига, цифроаналоговый преобразователь 8 параллельного двоичного хода в интервал времени, первый и второй элементы совпадения 9 и 10, инвертор 11 и триггер 12, 20

Выход генератора 1 тактовых импульсов подключен к сдвпгающему входу основного регистра 6 сдвига, подключенного K выходу усилителя-ограничителя 2. Выходы преобразователя 5 через регистры 7 сдвига подклю-х чены ко входам цифро-аналогового преобразователя 8. Ко входу "старт" преобразователя 5 через последовательно соединенные блок 3 выделения переднего и заднего фронтов импульсов и элемент ИЛИ 4 подключен выход усилителя-ограничителя 2, а, ко входу "стоп" «генератор 1, который соединен также со вторыми входами регистров 7 сдвига. Выход регистра 6 сдвига подключен к первому элементу 9 совпадения непосредственно и через инвертор 11 - ко второму элементу 10 совпадения. К другим входам элементов 9 и 10 совпадения подключен выход цифро-аналогового преобразователя 8. Выходы элементов 9 и 10 совпа- 4!! дения подключены к соответствующим входам триггера 12.

Предложенное устройство работает следующим образом.

Случайный импульсный сигнал поступает 45 на вход усилителя-ограничителя 2, с выхода которого клиппированный и нормированный сигнал поступает на вход основного регистра 6 сдвига. В регистре сдвига 6 происходит сдвиг сигнала импульсами гене- 50 ратора 1 тактовых импульсов. C выхода усилителя ограничителя 2 сигнал поступает в блок 3 выделения переднего и заднего фронтов импульсов, С двух выходов этого блока однополярные импульсы поступают íà 55 элемент ИЛИ 4, с выхода которого они поступают на вход "Старт" преобразователя временного интервала в параллельный двоичный код 5, на вход "Стоп" которого подают-, с.я импульсы генератора тактовых импупь- 60

Д сов 1 ° 1!реобр!!эо!и!"!е!!ь 5 Осу!»ествпяеr измерение вре! !ен!!:.и!»1з!!! !!!4!!!!! я т;!ктовь!х импульсов относительно фро!!гсю клиппированного сит пала, E- Рзультат из ь!(.ре !!3! я - я !!яз рядный параллельный код, которь!й поступает на входы соответствующих регистров 7

cäâòà и сдм!гается и них тактовыми импульсал!и, Через время, равное требуемому времени задержки, этот код появляется на выходах регистров сдвига и поступает и цифро-аналоговый преобразователь 8 кода во временной интервал, на выходе которого появляется импульс, соответствующий переднему или заднему фронту клиппированного сигнала, но задержанный на требуел!ое время задержки, Импульс восстанавливается в цифро-аналоговом преобразователе 8 относительно тактовой частоты с точность!о, определяемой разрядностью кода. С выхода цифроаналогового преобразователя 8 импульс поступает на первые входы элементов 9 и 10 совпадения. На вторые входы этих элементов поступает задержанный сигнал с регистра 6 сдвига, на элемент совпадения 9 непосредственно, а на элемент совпадения 10 через инвертор 11. С выхода элемента совпадения 9 импульсы, соответствующие пе- реднему фронту сигнала, поступают на вход установки в " " триггера 12. На вход уста« новки в "0" этого триггера поступают импульсы с выхода элемента совпадения 10, соответствующие заднему фронту задержанного сигнала.

tl ,Цля уменьшения погрешности в 2 раз в предложенном устройстве необходимо уве« личить число триггеров регистров сдвига в !! раз. В известном устройстве дпя уменьшения погрешности в 2 раз прищлось бы

t1 увеличить число триггеров в 2 раэ, Если поставлена цель уменьи!пть объем оборудования, оставляя погрешность без изменения, то число триггеров сдвиговых регистров в предложенном устройстве будет в

2 меньше, чем в известном.

Ъ -!-1

Формула изобретени я

Устройство задержки случайного сигнала, содержащее генератор тактовых импульсов, выход которого подключен к сдвигающему входу основного регистра сдвига, подклют ченного к выходу усилителя-ограничителя, а также преобразователь временного интервала в параллельный двоичный код, выходы которого через !!. дополнительных регистров сдвига подключены ко входам цифро-аналоI roaoro преобразователя параллельного двоич5(38 1 52

Составитель B. Старостин

Редактор И. Марховская Техред А. Богдан Корректор А. Жолтани

Заказ 28 1 5/4 1 Тираж 1065 По дплс ное

ЦНИИПИ Государственного комитета Совета Министров СССР .по делам изобретений и открытий

113035, Москва, Ж-35, Раушская цаб., и, 4/5

Филиал ППП "Патент", r. Ужгород, ул. Преет;тп: я, 4 ного кода в интервал времени, о т л и ч а кш е е с я тем, что, с целью уменьшения погрешности временной задержки, введены блок выделения переднего и заднего фронтов импульсов, элемент ИЛИ, инвертор, первый и второй элементы совпадения, триггер, при этом выход усилителя-ограничителя подключен через последоватепьно соединенные блок выделения переднего и заднего фронтов импульсов и элемент ИЛИ ко входу Старт" преобразователя временного интервала в параллельный. двоичный код, ко входу "Стоп" которого подключен генаратор тактовых импульсов соединенный со вторыми входами tl дополнительных регистров сдвига, а выход основного регистра сдвига подключен K nepвому элементу совпадения непосредст»енно и через инвертор — к второму элементу со»падения, причем выход цифро- налогового преобразователя параллельного двоичного кода в интервал времени подключен к другим входам элементов совпадения, выходы которых подключены к соответствуюшил входам триггера.

Источники информации, принятые во внимание при эксперитизе:

1, Авторское свидетельство СССР

¹ 323848, кл. ?1 03 Н 7/30, 1970, 2. Козуевский С. Ф,, Корреляционные экстремальные системы. 1(иев, "Наукова думка", 1973, с. 148-150.