Передатчик телеграфного аппарата с автоконтролем
Иллюстрации
Показать всеРеферат
О П И С A Н И Е („I 568199
ИЗОБРЕТЕН Hfl
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДВТИЛЬСТВУ (61) Дополнительное к авт. свил-ву " (22) Заявлено 04.01.76 (21) 2311737/09
z (51) М. Кл.
Н 04 L 17/04
Н 04 L 13/16 . с присоединением заявки №
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (23) Приоритет (43) Опубликовано 05.08,77, Бюллетень № 29 (53) УДК 621.394, .61 (088.8) (45) Дата опубликования описания 13.09.77 (72) Авторы изобретения
М. Г, Башманов и Т. И. Воробьева. (71) Заявитель (54) ПЕРЕДАТЧИК ТЕЛЕГРАФНОГО АППАРАТА С АВТОКОНТРОЛЕМ
Изобретение относится к передаче диск- ретной информации, может использоваться в электронных передатчиках телеграфных аппа ратов.
Известен передатчик телеграфного аппарата с автоконтролем, содержащий клавиатурный комбинатор и трансмиттерную приставку, выходы которых подключены через многоступенчатый буферный накопитель к соответствующим входам передающего распределителя, щ подключенного первым выходом к выходному формирователю сигналов, дополнительный вьгход которого соединен с блоком сопряжения и блок сравнения, выход которого подключен: к одному из входов элемента И (1). 1к
Однако известный передатчик телеграфного аппарата не обеспечивает-высокой верности передаваемой информации.
С целью повышения верности ггередаваемой информации в передатчик телеграфного аппа- gp рата с автоконтролем, содержащий клавиатурный комбинатор и трансмиттерную приставку, выходы которых подключены через многоступенчатый буферный накопитель к соответствующим входам передающего распределителя, 2 подключенного первым выходом к выходному формирователю сигналов, дополнительный выход которого соединен с блоком сопряжения и блок сравнения, выход которого подключен к одному из входов элемента И, введены блок проверки параллельного кода, блок проверки последовательного кода и регистр сдвига; входы блока проверки параллельного кода подключены к выходам клавиатурного комбинатора и трансмиттерной приставки, а выход через регистр сдвига, соединенный с дополнительным выходом многоступенчатого буферного накопителя, связан с одним из входов блока сравнения, другой вход которого через блок проверки последовательного кода подключен к выходу блока сопряжения, причем второй. выход передающего, распределителя соединен с, другим входом элемента И.
На чертеже изображена структурная электрическая схема предлагаемого устройства.
Выходы клавиатурного комбинатора 1 и трансмиттерной приставки 2 подключены через многоступенчатый буферный накопитель
3 к соответствующим входам передеюшего
1 распределителя 4, подключенного первым вы5681 ходом к выходному формирователю сигналов
5, дополнительный .выход которого соединен с блоком сопряжения 6. Выход блока сравнения 7 подключен к одному их входов эл мента И 8. Входы блока проверки параллель5 ного кода 9>подключены к выходам клавиатурного комбинатора 1 и трансмиттерной приставки 2, выход через регистр сдвига 10 соединенный с дополнительным выходом многоступенчатого буферного накопителя 3. Свя- 0 зан с одним из входов блока сравнения 7, другой вход которого через блок проверки последовательного кода 11 подключен к выходу блока сопряжения 6, причем второй выход передающего распределителя 4 соединен 15 с другим входом элемента И 8.
Передатчик работает следующим образом.
При передаче информации с клавиатурного комбинатора 1 или с трансмиттерной приставки 2 кодовые комбинации вводятся в многоступенчатый буферный накопитель 3, в котором комбинации продвигаются: с первой ступени в П -ную. При наличии кодовой комбинации a tt --ной ступени накопителя
3 запускается передающий распределитель 4;2
При этом кодовая комбинация с накопителя поступает в передающий распределитель, в котором формируется стартстопная последовательная комбинация, передаваемая через выходной формирователь сигналов 5 в линию.
При записи кодовых комбинаций в накопитель 3 блок проверки параллельного кода 9 проверяет комбинации на четность (нечетность). Результат проверки в виде сигнала
"1 (или «О") записывается в регистр сдви-у5 га 10, количество разрядов которого равно числу ступеней накопителя 3.
Одновременно с продвижением комбинации в накопителе 3 продвигается результат ее проверки в регистре сдвига 10.
При передаче комбинации с помощью блока проверки последовательного кода ll она вновь проверяется на четность (нечетность).
Результаты обеих проверок поступают на блок сравнения 7.
При наличии в передаваемой информации ошибок, вызванных сбоями или отказами бпоков передатчика, результаты проверок паралЮ лельного и последовательного кодов различны, и поэтому блок сравненйя 7 выдает раэ-so решающий сигнал на элемент И 8. При этом
99
4 сигнал с передаюсце1 о распределителя - 1 в момент передач и стоп»вого элемента комбинации проходит через элемент И 8 KHK сигнал Ошибка".
При правильном функционировании передатчика и отсутствии сбоев в его работе результаты обеих проверок совпадают, с блока сравнения 7 в момент передачи стопстаого элемента комбинации поступает сигнал запрета на вход элемента И 8, и на его выходе сигнал "Ошибка отсутствует„
Использование данного передатчика позволит повысить верность передаваемой информации, обеспечит возможность автоматического обнаружения отказов блоков передатчика телеграфного аппарата.
Формула изобретения
Передатчик телеграфного аппарата с автокойтролем, содержащий клавиатурный комбинатор и трансмиттерную приставку выход, которых подключены через многоступенчатый буферный накопитель к соответствующим входам передающего распределителя, подключенного первым выходом к выходному формирователю сигналов, дополнительный выход которого соединен с блоком сопряжения, и блок (сравнения, выход которого подключен к одному иэ входов элемента И, о т л и ч а юшийся тем, что, с целью повышения верности передаваемой информации, в него введены блок проверки параллельного кода, блок проверки последовательного кода и регистр сдвига, при этом входы блока проверки паралпельного кода подключены к выходам клавиатурного комбинатора и трансмиттерной приставки, а выход через регистр сдвига, соединенный с дополнительным выходом многоступенчатого буферного накопителя, соединен с одним из входов блока сравнения, другой вход которого через блок проверки последовательно кода подключен к выходу блока сопряжения, причем второй выход передающего распределителя соединен с другим входом элемента И.
Источники информации, принятые во внимание при экспертизе:
1, Авторское свидетельство СССР
% 504310, H 04 L 17/04, 1974.
568199
Составитель Г. Серова
Редактор Б. Федотов Техред 3. Фанта .. Корректор! С. Юдченко
Заказ 2818/44 Тираж 815 Подписное
ILHHHITH Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб.; д. 4/5
Филиал ППП Патент", г. Ужгород, ул. Проектная, 4