Корректирующее устройство

Иллюстрации

Показать все

Реферат

 

, ОПИСАНИЕ M SO 5P ET EH M $l! (III 57ОЮОО

Союз Советских

Социалистических )" „

2 с

"-- / ! т-",/

1 (51) М. Кл. G 06F 15/32

G 01R 35/00

Реслуйик а ABT: т СЛОМУ СВИДЕТЕЛЬСТВУ! (G1) Дополнительное к anт. спид-ву

I (22) Заявлено 30.09,75 (21) 2176700/24 !

1 пенсосл пеп<-nII запв < < ! ! (23) Приооитсг

Госудерстоенньй комитет

Совета ."Ьинстрое СССР (53) ДК 681.026(088.8) !

1 Опубликовано 3ОЯ8,77. Бюллетень ¹ 32 ! (Дата опубликования описания 08.09.77 ло делам изобретений и открытий (72) Авторы изобретения

T. E. 1огишвили, У. H. Девдариани, 1О. И. Елфимов, К. М. Одишария и Л. Л. Цаава

Научно-производственное объединение электронной вычислительной аппаратуры «ЗЛ ВА» (71) Заявитель (54) КДРРЕ1ЛРРУЮЩЕЕ УСТРОИСТВО

Изобретение относится и контрольно-измерительной технике, в частности к устройствам цифровой коррекции, и может быть использовано в системах сбора и обработки информации.

Известны устройства цифровой линеарпзации, основанные па суммировании сигнала линейного преобразования характеристик датчиков с цифровым сигналом функции коррекции, в которых результат лпнеино.о преобразования в виде последовательного кода пересчитывается с разпымп коэффициентами с помощь1о счетчика-делителя частоты, изменение же коэффициента пересчета осуп,ествлястся счетчиком результата и=-мсрснпй.

Использование последовательного кода результата линейного преобразования для последующей обработки обусловливает пониженное быстродействие таких устройств.

Прототипом изобретения является корректирующее устройство, содержащее генератор импульсов, соединенный выходом с первым входом первого элемента И, подключенного выходом к счетному входу делителя частоты, а вторым входом — к псрвому выходу триггера, соединенного первым входом с выходом второго элемента И, входы которого подключены к разрядным выходам делителя частоты и к первым входам группы элементов И, соединенных вторыми входами с разрядными выходами программного регистра, а выходами— с входами элемента ИЛИ, выход которого подключен к счетному входу первого счетчика, соединенного разрядными выходами с входами и ограммного регистра, и к счетному входу второго счетчика, разрядные входы которого подк,лючены к сигнальным входам устройства, а соотвстствующие разрядные выходы— к разрядным входам делителя частоты.

10 Это устройство основанно на суммировании результата линейного преобразования сигнала датчика с цировым сигналом фун:<.гп коррекции, причем результат линейного преобразования в виде параллельного,<ода переппсывасI 15 ся во второй счетчик, а информация старших разрядов преобразуется во временной интервал, который кодируется переменной частотой по заранее заданной программе.

Недостатком прототипа является сравнц20 тельно невысокое быстродействие, определяемое необходимостью развертки во времени параллельного кода старших разрядов, записанного в втором счетчике.

Цель изобретения — повышение быстродей25 ствпя устройства. . то достигается тем, что в корректир ющем устройстве выходы старшего разряда второго счетчика соединены с входамп управления ре персом делителя частоты. Кроме этого, в уст

30 ройство введены дополнительные одновпбрато570900

65 ры и элемент ИЛИ, подключенный первым входом к второму выходу триггера, а вторым входом — к выходу первого одновибратора, входу обнуления первого счетчика, входу управления записью второго счетчика и входу второго одновибратора, выход которого соединен с вторым входом триггера и с входом управления записью делителя частоты подключенного входом обнуления к выходу дополнительного элемента ИЛИ, причем вход первого одновибратора соединен с входом запуска устройства и входом обнуления второго счетчика.

На фиг. 1 представлена блок-схема корректирующего устройства; на фиг. 2 — кривые, поясняющие принцип действия устройства.

Устройство содержит счетчик 1, разрядные входы которого являются сигнальными входами устройства. Выходы старшего разряда счетчика 1 подключены к входам управления реверсом делителя 2 частоты, а выходы остальных разрядов счетчика — к разрядным входам этого действия. Выходы делителя 2 частоты подсоединены к входам элементов И 3 и

»1, вторые входы элементов И 3 — к выходам программного регистра 5, выход элемента И

4 — к входу триггера 6, единичный вход которого подключен к входу элемента И 7. Второй вход элемента И 7 соединен с выходом генератора 8 импульсов, а выход — со счетным входом делителя 2 частоты. Выходы элементов И 3 подсоединены к входам элемента

ИЛИ 9, выход которого подключен к счетным входам счетчиков 1 и 10, выходы счетчика 10— к входам регистра 5. Цепь сигнала «Запуск» подключена к входу обнуления счетчика 1 и к входу одновибратора 11, выход которого подсоединен к входу управления записью счетчика 1, к входу обнуления счетчика 10, к входу одновибратора 12 и к входу элемента ИЛИ 13, другой вход которого подключен к нулевому выходу триггера 6, а выход — к входу обнуления делителя 2 частоты. Выход одновибратора 12 подсоединен к второму входу триггера

6 и к входу управления записью делителя частоты.

Принцип действия устройства основан на том, что во временной интервал t, кодируемый переменной частотой, преобразуют половину кода старших разрядов, причем временной интервал пропорционален либо прямому коду N- и-части результата линейного преобразования, т. е. t.,=й IV,. если N (2 (где Умакс — максимальное значение и-части результата линейного преобразования), либо пропорционален обратному коду и-части результата линейного преобразования, т. е.

t»=k (макс — N ) если Nх) " (фиг. 2).

P а бота ет устройство следую щи м о бр аз ом.

По сигналу «Запуск» сбрасывается счетчик

1 и срабатывает одновибрато р 11; по сигналу одновибратора 11 результат линейного преоб5

25 зо

55 разования измеряемого сигнала записывается в счетчик 1, обнуляются делитель 2 частоты и счетчик 10 и срабатывает одновибратор 12, и по его сигналу в делитель частоты записывается прямой код и-части результата линейного преобразователя (без информации старшего разряда, выходные сигналы которого используются в качестве управляющих сигналов прямого и обратного счета делителя частоты), срабатывает триггер 6, открывается элемент

И 7 и тактовые импульсы генератора 8 проходят на счетный вход делителя частоты. При этом, в зависимости от состояния старшего разряда счетчика 1, происходит прямой или обратный счет поступающих импульсов в делителе частоты; при «1» в старшем разряде (т. е, результат линейного преобразования больше половины своего номинального значения)— прямой счет, при «О» в старшем разряде (результат линейного преобразования меньше половины своего номинального значения) — обратный счет. Подсчет импульсов происходит для заполнения или опустошения делителя 2 и

его сброса. Этим фиксируется время преобразования параллельного кода во временной интервал. Число тактовых импульсов генератора

8 равно соответственно обратному (при «1» в старшем разряде) или пря мому (при «О» в старшем разряде) коду.

Импульсы делителя частоты поступают на элементы И 3 и проходят на их выход при наличии разрешающих сигналов с выхода программного регистра 5 (регистр задает величину коэффициента деления частоты импульсов).

Импульсы с выходов элементов И 3 поступают на элемент ИЛИ 9. Импульсы с выхода элемента ИЛИ 9, представляющие текущее значение функции коррекции, подаются на счетный вход счетчика 1, где складываются с результатом линейного преобразования, и на счетный вход счетчика 10, который подсчитывает импульсы и по достижении определенных значений изменяет величину коэффициента деления частоты в регистре 5. При заполнении и опустошении делителя частоты срабатывает элемент И 4, триггер 6 переключается, снимая разрешение с элемента И 7 на пропуск импульсов в делитель 2. Процесс коррекции на этом заканчивается.

Такое построение корректирующего устройства выгодно отличает его от указанного прототипа, так как время линеаризации нелинейности характеристик датчиков сокращается в среднем вдвое, что дает особенно ощутимое сокращение времени обработки информации в информационно-измерительных системах.

Формула изобретения

1. Корректирующее устройство, содержащее генератор импульсов, соединенный выходом с первым входом первого элемента И, подключенного выходом к счетному входу делителя частоты, а вторым входом — к первому выхо570900 ду триггера, соединенного первым входом с выходом второго элемента И, входы которого подключены к разрядным выходам делителя частоты и к первым входам группы элементов

И, соединенных вторыми входами с разрядными выходами программного регистра, а выходами — с входами элемента ИЛИ, выход которого подключен к счетному входу первого счетчика, соединенного разрядными выходами с входами программного регистра, и к счетному входу второго счетчика, разрядные входы которого подключены к сигнальным входам устройства, а соответствующие разрядные выходы — к разрядным входам делителя частоты, отличающееся тем, что, с целью повышения,быстродействия устройства, выходы старшего разряда второго счетчика соединены с входами управления реверсом делителя частоты.

2. Устройство по п. 1, отлич а ющееся тем, что в него введены дополнительные одновибраторы и элемент ИЛИ, подключенный первым входом к второму выходу триггера, а вторым входом — к выходу первого одновибратора, входу обнуления первого счетчика, входу управления записью второго счетчика и

1О входу второго одновибратора, выход которого соединен с вторым входом триггера и с входом управления записью делителя частоты, подключенного входом обнуления к выходу дополнительного элемента ИЛИ, причем вход

15 первого одновибратора соединен с входом запуска устройства и входом обнуления второго счетчика.

570900

6 мака г/макс ц„

Фиг.2

Редактор И, Грузова

Заказ 1942/6 Изд. № 711 Тираж 818

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Типография, пр. Сапунова, 2 ьмакс!

<х макс

Составитель С. Казинов

Техред E. Хмелева Корректор E. Хмелева