Аналого-цифровой преобразователь

Иллюстрации

Показать все

Реферат

 

O rI И C А H И Е ц в у вез

ИЗОБРЕТЕН ИЯ

Сотоз Советских

Социалистииеских етеспублик

К АВТОРСКОМУ С®ИДЙТЕЛЬСТВУ (61) Дополнительное к авт, свил-ву (22) Заявлено24.05.76 (21)2362711/21 с присоединением заявки №(23) Приоритет (43) Опубликовано05.09.77.Бюллетень №33 (45) Дата опубликования описания 12.10.77 (5!) М, Кл

Н 03 К 13/02

Государственный квинтет

Совета 1енннстров СССР во делом нэобретенн» н открытнй (53) УДК 681.325 (088.8) (T2) Авторы изобретения

Ю. Ф. Мухопад, А. В. Пуртов, В. А. Молодкин и В. Б. Смолов

1

Новосибирский электротехнический институт связ, .""- -,,.:ф."-; ".Р

s .-» (71) Заявитель (54) АНАЛОГО «Ш4ФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к области измерительной и вычислительной техники и может быть использовано в линейных и иелиней ных преобразованиях . напряжения в двоич ный позиционный код с наносекундными 5. временами преобразования, а также в радио» покации дпя цифрового детектирования видеосигналов из радио или промежуточной частоты без преобразования в аналоговый видеосигнал. lO

Известен быстродействующий аналого-цтяф ровой преобразователь (АЦП) с параллель ной структурной схемой, так называемый

AUfl считывания, содержащий компараторы . схемы совпадений и антисовпадеиий, блоки 1б памяти н управления 1.11. Его недостаток заключается в сложности.

Известен также АЦП, содержащий набор делителей напряжения, набор компараторов, схемы антисовпадений, постоянную память, Qp схему управления, выходной регистр.

Быстродействие известного АЦП опреде»ляется лишь задержкой сигнала в компара» торе, схеме антисовпадений, в постоянной памяти $2) . Недостатком такого AOfl яв» ляется сравнительно низкие быстродействие и надежность.

Целью изобретения является упрощение конструкции и повышение надежности работы АЦП, Поставленная цель достигается тем, что в АЦП, содержащий блок выработки эталонных сигналов, соединенный с блоком компа» раторов, блок элементов антисовпадений, соединенный с первой группой входов постоянного заномннающего устройства, источни» опорного напряжения, блок управления и преобразователь напряжение-фаза, подключеннйй к входному: зажиму аналого-цифрового преобразователя, введены два делителя мощности, блок модуляторов и два ключа, при этом первый делитель мощности включен между выходом преобразователя и другим входом блока компараторов, второй делитель мощности включен между одним из выходов источника опорного напрйжения и второй группой входов постоянного запоминающего устройства, входы блока модуля-торов подключены к блоку компараторов и .первому ключу, а выходы - к блоку элемен»571896

3 тов аитисовпадений, входы первого и второго ключей соединены соответственно с выходами источника опорного напряжения и бло- ка управления, а выход второго ключа соединен с входом блока выработки эталонных сигналов и вторым входом преобразоватепя напряжение-фаза.

На чертеже изображена структурная схе-. ма АИП.

АЦП содержит блок 1 выработки сигна- 1О пои (эталонных фаз СВЧ-колебаний), блок 2 щмпараторов, выполненных по схеме сравйэииК фаз СВЧ-копебаний, блок 3 элементов аитисавпадений, матричное постоянное зацомииа1ошее устройство 4, блок 5 управ- 15 пений, источник! 6 опорного СВЧ-напр1рке ния, входной заким 7 преобразуемого напряжения, .выходной зажим 8 цифрового кода, блок 9 модуйяторов, преобразователь 10 напряжении в фазу, первый делитель 11 мош-Р ности СВЧсйгиапа, первый кпюч 12, вто= рой ключ 13, второй денитепь 14 мощности

СВЧ-сигнала, AUH работает следующим образом.

При поступлении на зажим. 7 преобразукьшего напряжения и поступления с блока уп-. равпения 5 на кпюч 13 открывающего импульса срабатывает преобразователь 10, который преобразует амппитуду СИЧ сиг- 30 нала в соответствующий ей сдвиг фаз меж.ду сигнапом источника 6 и выходным сиг налом преобразователя 10, который распределяется без искажения фазы между входами компаратора бароха 2, Одновременно срабаты-ф вает блок этапонных сигналов 1, который формирует на второй группе входов блока 2 сигналы, равные по нмппнтуде, но сдвинутые по фазе меи1ду соседними входами на величину дискротв Л.ЦП. Блок 2 сравнивает фазу tot сигнала преооразоватепя 10 с эталонными фазами бпока 1. При этом срабатывают те компараторы бйока 2, эталонные фазы сит палов ив вкойах которых оказались меньше, чем феда сдвига ПИФ. Поспе отключения клю 5 ча 13 прекращается подача сигналов управ пения с бпойа 5, и состояния блока компа òoðttb 2 не изменяются, BbtxopHbtp CHP напы комюпаторов блока 2 являются видис импульсными и поступают на управляющие входы модуляторов бпока 9. При включении. кпюча 12 СИЧ колебания источника 6 поступают на вход всех модуляторов блока 9.

Модуляторы блока 9 осущесгвляют высокочастотное залопнение выходных - импульсов компараторов блока 2. Это необходимо дпя срабатыванич элементов антисовпадений блока 2, которые так же, как и компараторы, работают с радиоимпульсными входными сигналами. Когда два соседних компаратора блока 2 находятся в противоположных состояниях, то HQ смежных входах бпока 9 будут низкие потенциалы, что соответствует логической "1" на входе блока 3 и высокому потенциалу на выходе элементов антисовпадений.

Когда два соседних компаратора .блока 2 находятся, в одинаковом состоянии, это соответствует логическому О и низкому потенциалу на выходе блока 3, потенциал с выхода элементов антисовпадений блока 3 поступает на входы устройства 4, на другие входы которого от источника 6 через второй делитель мощности 14 поступают СВЧ сигналы. При этом открывается только тот ряд СИЧ диодов в числовой шине, который подключен к схеме антисовпадений, находящейся в единичном состоянии. Благодаря этому происходит аткпючение соответствующих выходов разрядных шин от второго делитепя 14 мощности, и на зажиме 8 образуется прямой или обратный двоичный код.

Формула изобретения

Анапого-цифровой преобразователь, содер жащий блок выработки эталонных сигналов, соединенный с блоком компараторов, блок элементов антисовпадений, соединенный с первой группой входов постоянного запоминающего устройства, источник опорного напряжения, блок управления и преобразователь напряжение -фаза, подключенный к входному зажиму аналого-цифрового преобразователя, отличающийся тем,что, с целью упрощения конструкции и повышения надежности работь1, в него введены два делителя мощности, блок модуляторов и два ключа, при этом первый делитель мощ-. ности включен между выходом преобразователя и другим входом бпока комлараторов, второй делитель мощности включен между эдним из выходов источника опорного напряжения и второй группой входов постояннс го запоминающего устройства, входы блока модуляторов подключены к блоку компараторов и первому кпючу, а выходы - к блоку элементов антисовпадений, входы первого и второго ключей соединены соответственно с выходами источника опорного напряжения и блока управления, а выход второго ключа соединен с входом блока выработки эталонных сигналов и вторым входом преобразователя напряжение-фаза.

Источники информации, принятые во внимание при экспертизе;

1. Шпяндин В. М. Цифровые измеритеп ные приборы и преобразователи, М., Высшая школа, 1973 г. стр. 228-230.

2. Зарубежная радиоэлектроника, К9 1, 1975 г. стр. 88-89, рнс 24

571896

Составитепь Д. Годубовия

Техред 3. файтя Корректор И-. Гоксин

Редактор R. Феиьдман

Филиал ППП "Паголт, r. Ужгород, ул. Проактлии, 4

3аааа 3286Г39 Тираж 1О65 Подгиоооа

11НИИПИ Государственного комитета Соьета Министров СССР по деваргГ изобретеннГ! и открытий

113035, Москва, Ж-35, Раушская наб„д; 4/5