Дешифратор

Иллюстрации

Показать все

Реферат

 

(iiI 572922

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 08.12.74 (21) 2082295/21 с присоединением заявки № (23) Приоритет

Опубликовано 15.09.77. Бюллетень № 34

Дата опубликования описания 16.09.77 (51) М. Кл. Н 03К 13/24

Государственный комитет

Совета 1Нннистров СССР по делам изобретений н открытий (53) УД К 62 1.382 (088.81 (72) Авторы изобретения Ю. К. Балашов, В. С. Карпенко, А. И. Фельдман и С. Н. Фокин (71) Заявитель (54) ДЕШИФРАТОР

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в устройствах, построенных на феррит-транзисторных элементах.

Известен дешифратор на ферротранзисторных элементах, использующий принцип запрета записи и выдачи информации (1).

Однако известное устройство требует значительного количества мощных усилителей тока и технологически сложно.

Известен дешифратор, содержащий ферриттранзисторные ячейки, входные обмотки которых подключены к разрядным шинам, шину опроса, соединенную со входом управления ключа, который связан с выходами дешифратора через нагрузки (2).

Однако это устройство обладает низкой нагрузочной способностью.

С целью повышения нагрузочной способности в предлагаемом дешифраторе выходы каждой феррит-транзисторной ячейки старшего разряда подключены соответственно к обмоткам считывания двух феррит-транзисторных ячеек последующего младшего разряда и через ключ — - к земляной шине, а обмотки считывания феррит-транзисторных ячеек самого старшего разряда соединены с шиной опроса.

На чертеже представлена принципиальная электрическая схема предложенного устройства.

Дешифратор содержит феррит-транзисторные ячейки 1 — 14, электронный ключ 15, шину

16 подготовки, входные (разрядные) шины 17, шину 18 опроса, выходные шины 19, внешние нагрузки 20 дешифратора.

Ячейки 1, 2 являются ячейками самого стар10 шего разряда, их выходы подключены соответственно к обмоткам считывания ячеек 3 — 6 младшего разряда и к электронному ключу 15.

В свою очередь, выходы ячеек 3 — 6 также подключсны соответственно к обмоткам счнтыва15 ния ячеек 7 — 14 самого младшего раз(>яда и к электронному ключу 15. Выходы ячеек 7—

14 являются непосредственно выходами дешифратора и связаны по выходным шинам 19 с внешними нагрузками дешифратора 20 и с

20 электронным ключом 15. По числу выходов дешифратора в схеме образуется восемь направлений считывания, каждое из которых состоит из трех ячеек, составляющих последовательную цепь передачи информации от стар25 шего разряда к самому младшему. Например, при соответствующих условиях направление из ячеек 1, 3, 7 выдает позиционный код

«О», направление из ячеек 1, 3, 8 — позиционный код «1», направление из ячеек 1, 4, 9—

30 позиционный код «2» и т. д. Шина подготовки

572922

16 соединена с обмотками всех ячеек, шина

>проса 18 — только с обмотками считывания ;I :С е К Самого СтаРШЕГО РВЗРЯДа П С ВХОДОМ возбуждения электронного ключа. Входные шипы 17 подключены к ячейкам соответствующих по весу разрядов. В исходном состоянии сигналы на устройстве не поступают.

В первом такте на шину 16 поступает извне сигнал подготовки, который производит запись в ячейки 1, 3, 5, 7, 9, 11 и 13 и стирает информацию в ячейках 2, 4, 6, 8, 10, 12 и 14 без выдачи информации, так как электронный ключ 15 в этот момент не возбу>кдеп.

Во втором такте на входные шины 17 поступает трехразрядный двоичный код, подлежащий дешифрации, с весами разрядов «2 », «2 », «2 ». Если поступающий в разряд код соответствует нулю, то входной импульс отсутствует, состояние ячеек в этом разряде дешифратора не меняется. Если поступающий в разряд код соответствует единице, то входной импульс стирает информацию в подготовительных ячейках этого разряда и подготаввливает другие ячейки этого разряда. В нагрузках ячеек, у которых стирается информация, токи не протекают, так как электронный ключ в этот момент не возбужден.

В третьем такте пашину 18 подается сигнал опроса дешифратора. Одна из ячеек 1 или

2 самого старшего разряда дешифратора срабатывает и выдает сигнал в нагрузку, т. е. на считывание ячеек 3, 4 или 5, 6 младшего разряда дешифратора. Так как сигнал опроса дешифратра поступает также и на возбуждение электронного ключа 15, то в этом такте ключ выдает стробирующий импульс для всех ячеек дешифратора, в соответствующих подготовленных ячейках происходит последовательное считывание ячеек от старших разрядов к младшим по одному из восьми направлений считывания вплоть до ячейки самого младшего разряда (одна из ячеек 7—

14). Ячейки 7 — 14 являются выходными ячейками дешифратора и выдают дешифрируемый позиционный код «О» — «7». На выходе одной из них появляется сигнал, поступающий по выходной шине 19 в нагрузку 20. Подключение ячеек 1 — 6 к электронному ключу необходимо для исключения возможности появления в их нагрузочных ячейках одновременного считывания и записи при подготовке.

Использование связей по считыванию между ячейками позволяет строить дешифраторы на любое число входов (без применения принципов запрета, увеличивающих аппаратурные и технологические затраты) так как отсутствуюг ограничения на количество ферротранзисторных ячеек в каждом направлении считывания. Выход ячеек старших разрядов в этом случае электрически не связаны с транзисторами и коллекторными обмотками ячеек младших разрядов и любое увеличение количества ячеек в каждом направлении считывания (увеличение числа входов дешифрато10 ра) не увеличивает нагрузку для ячеек. Каждая ячейка старшего разряда остается подключенной только к обмоткам считывания двух ячеек младшего разряда, 1-1агрузочная способность выходов такого де15 шифратора выше известных, так как выходами его явля отся выходы обычных ферротранзисторных ячеек (нагрузочная способность— четыре ячейки), в то время как выходы ферротранзисторных ячеек, соединенных в схему

20 И, имеют более низкую нагрузочную способность, которая понижается с увеличением числа входов в схеме И. Для схемы И, состоящей из трех ячеек, нагрузочная способность составляет одну ячейку.

Надежность работы дешифратора также повышается за счет отсутствия факторов, ухудшающих параметры выходного сигнала (неодновременность отпирания транзисторов в схе30 мах И, падение напряжения на коллекторных обмотках и транзисторах последовательно соединенных ячеек схем И) и за счет облегченного режима работы ячеек (нагрузка для каждой ячейки составляет две ячейки при

35 максимальной нагрузке в четыре ячейки).

Формула изобретения

Дешифратор, содержащий феррит-транзисторные ячейки, входные обмотки которых подключены к разрядным шинам, шину опроса, соединенную со входом управления клю45 ча, который связан с выходами дешифратора через нагрузки, отличающийся тем, что, с целью повышения нагрузочной способности, выходы каждой феррит-транзисторной ячейки старшего разряда подключены, соот50 ветственно к обмоткам считывания двух феррит-транзисторных ячеек последующего младшего разряда и через ключ — к земляной шине, а обмотки считывания феррит-транзисторных ячеек самого старшего разряда сое55 динены с шиной опроса.

7б г

Составитель Л. Багян

Техред И. Михайлова Корректор Т. Добровольская

Редактор Т, Янова

Типография, пр. Сапунова, 2

Заказ 2325j5 Изд. И 751 Тираж 1080 Подписное

НЛО Государственного комитета Совета Министров СССР по делам изобретений и открытий! 13035, Москва, Ж-35, Раугвская наб., д. 4/5