Делитель на 7
Иллюстрации
Показать всеРеферат
нн 576662
ОПИСАН ИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сова Советскик
Социалистических
Республик (61) Дополнительное и авт. синд-ву (22) Заявлено 13,02.76 (21) 2322178/21 с присоединением заявки № (23) Приоритет
Опубликовано 15.10.77. Бюллетень ¹ 38
Дата опубликования описания 20.10.77 (5i) М. Кл. . Н ОЗК 23/02
Государственный комитет
Совета Министров СССР ло делам иэобретенир (53) УДК 621.374.4 (088.8) и открытий (72) Авторы изобретения
В. А. Грехнев и А. П. Яньшин (71) Заявитель
;(54) ДЕЛ ИТЕЛЪ НА 7
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах, где необходимо деление последовательности импульсов на 7.
Известны делители на 7, выполненные на триггерах и элементах И вЂ” НЕ (1, 2).
Первое из известных устройств содержит три разряда и состоит из трех УК-триггеров и двух элементов ИЛИ вЂ” НЕ (1). Вероятность случайного сбоя у этого устройства ниже, однако количество оборудования остается большим. Это существенно снижает общую надежность устройства.
Второе из известных устройств более совершенно и содержит три разряда, каждый из которых состоит из триггера памяти, коммутационного триггера и элемента И вЂ” НЕ, причем к входной шине подключены нулевые входы коммутационных триггеров всех разрядов и единичный вход коммутационного триггера третьего разряда, а в каждом разряде, кроме третьего, нулевой выход коммутационного триггера соединен с единичным входом триггера памяти, единичный выход которого подключен к единичному входу коммутационного триггера, единичный выход которого соединен с входом элемента И вЂ” НЕ, а выход элемента И вЂ” HE подключен к нулевому входу коммутационного триггера последующего разряда, при этом нулевой выход коммутационного триггера третьего разряда соединен с нулевыми входами триггеров памяти всех разрядов, с нулевыми входами коммутационных триггеров первого п второго разрядов и с вхо5 дами элементов И вЂ” НЕ второго и третьего разрядов, единичный выход коммутационного триггера третьего разряда подключен к единичному входу триггера памяти третьего разряда, к нулевым входам триггеров памяти ц
10 коммутационных триггеров и к входам эле" ментов И вЂ” НЕ первого и второго разрядов, а нулевой выход коммутационного триггера второго разряда соединен с нулевыми входами триггера памяти и коммутационного триг15 гера и с входами элемента И вЂ” НЕ первого разряда (2).
Недостатком этого устройства является большое количество оборудования, поскольку для обеспечения коэффициента деления на 7 требуются еще дополнительные элементы
И вЂ” НЕ. Большое количество оборудования существенно снижает надежность устройства.
Целью изобретения является повышение надежности работы устройства.
С этой целью в делителе на 7 содержится три разряда, каждый из которых содержит триггер памяти, коммутационный триггер и элемент И вЂ” HE, в третьем разряде нулевой выход триггера памяти соединен с входом элемента И вЂ” НЕ, а единичные входы комму576662
25 тационного триггера подключены к выходам элементов И вЂ” НЕ первого и второго разрядов.
На чертеже представлена структурная электрическая схема предлагаемого устройства.
Делитель на 7 содержит элементы И вЂ” НЕ
1, 2, 3, коммутационные триггеры на элементах И вЂ” НЕ 4 и 5, 6 и 7, 8 и 9, триггеры памяти на элементах 10 и 11, 12 и 13, 14 и 15, входную шину 16, выходную шину 17.
Устройство работает следующим образом.
В исходном состоянии триггеры памяти всех разрядов находятся в нулевом состоянии, а тактирующий сигнал, поступающий на входную шину 16, отсутствует (равен логическому нулю). В этом случае на выходах элементов 1, 2, 3, 11, 13, 15 — логический нуль, на выходах остальных элементов — логическая единица. С приходом первого тактирующего импульса открывается элемент 8 и на его выходе появляется сигнал, равный логическому нулю, который устанавливает триггер памяти первого разряда в единичное состояние.
По окончании действия тактирующего импульса на выходе элемента 9 появляется сигнал, равный логическому нулю, а на выходе элемента 3 — сигнал, равный логической единице. Поэтому с приходом второго тактирующего импульса открывается элемент 6.
Сигнал, равный логическому нулю, с выхода этого элемента устанавливает триггер памяти второго разряда в единичное состояние, а триггер памяти первого разряда — в нулевое. Наличие связи с выхода элемента 6 на входы элементов 3, 7, 8 препятствует появлению на выходах этих элементов логического нуля, хотя триггеры памяти и изменили свое состояние.
С приходом третьего тактирующего импульса логический нуль снова появляется на выходе элемента 8, устанавливая триггер памяти первого разряда в единичное состояние, После окончания действия тактирующего импульса на выходе элемента 3 появляется сигнал, равный логической единице, поскольку на выходе элемента 2 сигнал также равен логической единице, то с приходом четвертого тактирующего импульса логический нуль появляется на выходе элемента 5, устанавливая триггер памяти третьего разряда в единичное состояние, а триггеры памяти первого и второго разрядов — в нулевое состояние.
Наличие связи с выхода элемента 5 на входы элементов 4, 6, 2, 8, 3 препятствуют появлению на выходах этих элементов логического нуля в момент действия тактирующего сигнала. С приходом пятого тактирующего импульса снова открывается только элемент
8, устанавливая триггер памяти первого разряда в единичное состояние, элементы 4, 5, б не откроются, поскольку на выходах элементов 2 и 3 логический нуль.
Аналогично с приходом шестого тактирующего импульса логический нуль появляется
Зо
З5
65 на выходе элемента 6, устанавливая триггер памяти второго разряда в единичное состояние, а триггер памяти первого разряда — в нулевое.
По окончании действия тактирующего импульса на выходе элемента 3 появляется сигнал, равный логическому нулю, а на выходе элемента 2 — сигнал, равный логической единице. Поскольку на выходе элемента 1 сигнал также равен логической единице, то с приходом седьмого тактирующего импульса логический нуль появляется на выходе элемента 4, который поступает на выходную шину 17 и устанавливает триггеры памяти всех разрядов в нулевое состояние, возвращая схему в исходное состояние.
Наличие связи с выхода элемента 4 на выходы элементов 1, 5, 6, 2, 8 препятствует появлению на выходах этих элементов логического нуля в момент действия тактирующего сигнала, обеспечивая тем самым устойчиву1о работу устройства.
Таким образом, на семь входных импульсов устройство выдает один выходной импульс, т. е. осуществляет деление на 7.
Формула изобретения
Делитель на 7, содержащий три разряда, каждый из которых состоит из триггера памяти, коммутационного триггера и элемента
И вЂ” НЕ, причем к входной шине подключены нулевые входы коммутационных триггеров всех разрядов и единичный вход коммутационного триггера третьего разряда, а в каждом разряде, кроме третьего, нулевой выход коммутационного триггера соединен с единичным входом триггера памяти, единичный выход которого подключен к единичному входу коммутационного триггера, единичный выход которого соединен с входом элемента И вЂ” НЕ, а выход элемента И вЂ” HE подключен к нулевому входу коммутационного триггера последующего разряда, при этом нулевой выход коммутационного триггера третьего разряда соединен с нулевыми входами триггеров памяти всех разрядов, с нулевыми входами коммутационных триггеров первого и второго разрядов и с входами элементов И вЂ” HE второго и третьего разрядов, единичный выход коммутационного триггера третьего разряда подключен к единичному входу триггера памяти третьего разряда, к нулевым входам триггеров памяти и коммутационных триггеров и к входам элементов И вЂ” НЕ первого и второго разрядов, а нулевой выход коммутационного триггера второго разряда соединен с нулевыми входами треггера памяти и коммутационного триггера и с входами элемента И вЂ” НЕ первого разряда, отличающийся тем, что, с целью повышения надежности работы устройства, в третьем разряде нулевой выход триггера памяти соединен с входом элемента
И вЂ” НЕ, а единичные входы коммутационного триггера подключены к выходам элементов
И вЂ” НЕ первого и второго разрядов.
576662
Составитель М. Аудринг
Техред И. Рыбкина Корректор Л. Денискина
Редактор Н. Хлудова
Подписное
Заказ 2292/14 Изд. № 810 Тираж 1080
НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Источники информации, принятые во внимание при экспертизе
1. 1утников В. С. Интегральная электрони- 2. Авторское свидетельство СССР№418982, ка в измерительных приборах. Л., «Энергия», кл. Н ОЗК 23/02, 1972.
1974, с. 51, рис. 24.