Устройство для измерения частоты трехфазного синусоидального напряжения
Иллюстрации
Показать всеРеферат
в т 6,: . Фх.
О П И-C"-А М вЂ” И Е
ИЗОБРЕТЕН ИЯ
Союз Советскии
Социалмстммескии
Республик (11) 5 774 6с.) К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свил-ву (22) Заявлено14.06.76 (21)23 70692/18-21 с присоединением заявки № (23) Приоритет (5l) M. Кл.
2 01 и 23/02
Государотвеииый иомитет
Совета Министров СССР по делам иеооретеиий и открытий (43) Опубликовано25.10.77.Бюллетень №39 (53) УДК 621.317..761 (088.8) (4б) Дата опубликования описания 26.11.77
В. С. Бердяев, В. Г. Сидоричев, В. A. Седов и В. П. Ярошевский (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЧАСТОТ6!
ТРЕХФАЗНОГО СИНУСОИДАЛЬНОГО НАПРЯЖЕ1111 Я
Изобретение касается электроиэмерений н может быть использовано в различных измерительных установках.
Известно устройство для измерения час тоты трехфазного синусоидального напряжения, содержащее последовательно соединенные дифференциатор g делительноеустройство.
Недостатком такого устройства является ограниченный диапазон измеряемых частот, Iff обусловленный применением большого . количества аналоговых устройств, требующих регулировки нескольких параметров схемы.
Целью изобретения является расширение диапазона измеряемых частот.
Для этого в устройство для измерения частоты трехфазного синусоидального напряжения, содержащее последовательно соединенные дифференциатор и делительное устройство, введены трехвходовый компаратор, дешифратор, блок ключей, пиковый детектор и блок выделения модуля, причем входы компарятора соединены с входами фаз трехфазного напряжения и с тремя управляемыми входами блока ключей, я выходы компаратора через дешифратор подключены к управляющему входу блока ключей, обьединенный выход которых подсоединен к вхс ду дифференциатора, при этом вход пикового детектора подключен к первому входу трехвходового компаратора, а выход пикового детектора подключен к первому входу делительного устройства, выход которого подключен к входу блока выделения модуля.
На фиг. 1 дана функциональная схема предлагаемого устройства; HB фиг. 2 изображены диаграммы, поясняющие работу уст» ройства, где а — входное напряжение, б, в и г — выходные напряжения компараторов, д, е, ж - выходные сигналы дешифратора, э — выходное напряжение ключей, и — напряжение на выходе дифференциатора, к — напряжение на выходе делительного устройства.
Устройство изчетжния частоты трехфазного синусоидального напряжения содержит трехвходовой компаратор 1, дешифратор 2, блок 3 ключей, днфференциатор 4, пиковый детектор 5, делительное усгройство 6, блок
7 выделения модуля, входы 8-10 фяэ трех577469
Пиковый детектор 5 запоминает амплитудное значение входного напряжения и управляет делительным устройством 6.
Блок 7 выделения модуля выпрямляет напряжение, поступающее с выхода делиtl тельного устройства 6, выдает на выход
25 фаэного напряжения, причем входы 8-10 подключены к соответствую1цчм входам компаратора 1 и управляемым входам блока 3, управляющий вход которого соединен через дифференциатор соединен с первым входом устройства 6, второй вход которого через детектор 5 связан с входом 8, а выход подключен через блок 7 к выходу устройстра для измерения частоты.
Устройство работает следующим образом.
Комцаратор 1 сравнивает поступающие напряжения л ежду собой.
Дешифратор 2. управляет блоком 3, ко торый выделяет линейные участки синусоидальных напряжений, из которых дифференциатор 4 выделяет напряжение, пропорциональное производной от функции входного напряжения. напряжение пропорциональное частоте входного напряжения.
Форл1ула нэобре гения
Устройство для измерения частоты тр.хфазного синусондального напряжения, содержащее последовательно соеднненнь|е цифференцнатор и делительное устройство, о тл и ч а ю ш е е с я тем, что, с целью расширения диапазона измеряемых частот, в него введены трехвходовый коми а р а тор, дешифратор, блок ключей, пиковый детектор и блок выделения модуля, причем входы кол1паратора соединены со входами фаэ трехфазного напряжения и с тремя управляемыми входами блока ключей, а выходы компаратс ра через дешифратор подключены к управляющему входу блока ключей, объединенный выход которых подсоединен ко входу дифференциатора, при этом вход пикового дедектора подключен к первому входу трехвходового компаратора, а выход пикового детектора подключен к первому н-:оду делительного устройства, выход которого подключен к входу блока;ьщеления модуля, < 77 1<) <)
Фий. 2
Составител A. Степанов
Редактор Н. 1!анилович ехред Е. Давыдович Корректор С. 1!1екмяр
3«каз 3680/34а Тираж 1.10 1 Подписно»
1.!11ИИ(!11 Государственного комитета Совета Министров СО. 1 по лелем изобретений и открытий
1 13035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал (И!!1 Г!атент, r. Ужгород, ул. 11ро <ктнал, !