Устройство исправления стираний
Иллюстрации
Показать всеРеферат
Социалистических
ИЗОБРЕТЕНИЯ (11) 581589 (61) дополнительное к нвт. свид-ву N д9 8 (>>) За" вле" о 30.у3.75 (21) gg()g()49/щ-gg с присоединением заявки № (23) Приоритет (43) Опубликовано g5 уу 77 Бюллетень №4 (45) Дата опубликования описания 22.f2.7?
У (5!) М. Кл.
Н О41.1/ХО г н оз к з/за ваударатаеннв и немитет
Cosa a Министров СССР на делам изобретений и открытий (53) УДК 62 1.394, .14 (088.8) (72) Авторы изобретения
А. A. Хладких и И. 3. Лящук (73) Заявитель (54) УС ГРОИСТВО ИС11РАВ/1ЕН11Я СТИРА11ИЙ
Изобретение относится к технике связи и может использоваться при проектировании новых и модернизации существующих приемников телеграфной аппаратуры и аппаратуры передачи дискретной информации.
По основному авт. св. № 396826 известно устройство исправления стираний, содержашее регистры информационный и стираний с цепями обратной связи, блок кодирования корректирующего кода, сумматор по модулю два, рекуррентный датчик и выходной регистр сдвига, подключенный к одному из входов элемента И, ко второму входу которого и к входу датчика
1 азрешающего импульса подключен основной риггер, а также включенные между выходами информационного регистра и блока кодирования корректирующего. кода и входами сумматора по модулю два первый и второй элементы
«аапрет», а между выходом сумматора по модулю два и входом основного триггера включены последовательно соединенные дополнительный триггер и первый дополнительный элемент
И, причем ко вторым входам первого и второго 20 элементов «запрет» подключен регистр стираний, а к входам блока кодирования корректирующего кода и выходного регистра сдвига подключен рекуррентный сдатчик через дополнительный регистр сдвига.
2
Однако это устройство не обеспечивает повышения достоверности приема информации.
Цель изобретения — повышение достоверности приема информации.
Для этого в устройство исправления стираний, содержащее регистры информационный и стираний с цепями обратной связи, блок кодирования корректирующего кода, сумматор Ro
Модулю два, рекуррентный датчик и выходной регистр сдвига, подключенный к одному из входов элемента И, ко второму входу которого и к входу датчика разрешающего импульса подключен основной триггер, а также включенные между выходами информационного регистра и блока кодирования корректирующего кода и входами сумматора по модулю два первый и второй элементы «запрет», а между выходом сумматора по модулю два н входом основного триггера включены последовательно соединенные дополнительный триггер и первый дополнительный элемент И, причем ко вторым входам первого и второго элементов «запрет» подключен регистр стираний, а к входам блока кодирования корректирующего кода и выходного регистра сдвига подключен ргкуррентный датчик через дополнительный регистр сдвига, дополнительно введены счетчик числа стираний, блок коммутации, триггер памяти и дополнительные
58!589
4 н < р >й элемент 11 и элемент «запрет», при этом вход регистра стираний соединен с входом счетчика числа стираний, блок коммутации включен между выходами счетчика числа стираний, ре истра стираний и первым элементом «запрет» и соответствующими входами второго элемента
«запрет» и сумматора по модулю два, à между выходом дополнительного триггера и одним иэ входов основного триггера включены последовательно соединенные второй дополн.,тельный элемент И, на второй вход которого поданы управляющие импульсы, триггер памяти, вых< д которого соединен с дополнительным выходом счетчика числа стираний, и дополнительный элемент «запрет», к второму входу которого подключен выход первого дополнительного элемента И.
На чертеже изображена структурная электрическая схема предлагаемого устройства.
Устройство стираний содержит информационный регистр 1 и регистр 2 стираний с цепями обратной связи, блок 3 кодирования корректирующего кода, сумматор 4 по модулю два, рекуррентный датчик 5 и выходной регистр
6 сдвига, подключенный к одному из входов элемента И 7, к второму входу которого и к входу датчика 8 разрешающего импульса подключен основной триггер 9, а также включенные между выходами информационного регистра 1 и блока 3 кодирования корректирующего кода и входами сумматора 4 по модулю два первый 10 и второй ll элементы «запрет», а между выходом сумматора 4 по модулю два и входом основного триггера 9 включены последовательно соединенные дополнительный триггер 12 и первый дополнительный элемент И 13, причем к вторым входам первого 10 и второго
11 элементов «запрет» подключен регистр 2 стираний, а к входам бло :а 3 кодирования корректирующего кода и выходного регистра 6 сдвига подключен рекуррентный датчик 5 через дополнительный регистр 14 сдвига, счетчик 15 числа стираний, блок 16 коммутации, триггер 17 памяти и дополнительные второй элемент И 18 и элемент 19 «запрет», при этом вход регистра
2 стираний соединен с входом счетчика 15 числа стираний, блок 16 коммутации включен между выходами счетчика 15 числа стираний, регистра
2 стираний и первым элементом 10 «запрет» и соответствующими входами второго элемента
l l «запрет» и сумматора 4 по модулю два, а между выходом дополнительного триггера 12 и
Ьдним из входов основного триггера 9 включены последовательно соединенные второй дополнительный элемент И 18, на второй вход которого поданы управляющие . мпульсы, триггер
17 памяти, выход которого соединен с дополнительным выходом счетчика числа 15 стираний, в дополнительный элемент 19 «запрет», к второму входу которого подключен выход первого до- полнительного элемента И 13.
Устройство исправления стираний работает следующим образом.
Основной триггер 9 в начале цикла работь устройства устанавливается в положение, которое запрещает выход информации с выходного регистра сдвига.
1О
15 (. четчик числя стираний !5 подсчигывае1 число стираний иа длине одной кодовой комби нации при ее приеме и в зависимости от результата подсчета выдает импульсы на выход 20, связанный с блоком 16 коммутации, илн на дополнительный выход 21. Если число стираний меньше или равно минимальному расстоянию кода, то в течение только первой половины всего цикла работы устройс ва выдаются импульсы на блок 16 коммутации. В противном случае, в течение всего цикла работы устроиства через дополнительный выход 21 счетчика !
5 числа стираний импульсы поступают на вход дополнительного лемеита 19 «запрет», удерживая его в закрытом состоянии. Основной триггер 9 не может изменить своего первоначального состояния.
Когда импульсы со счетчика 15 числа стираний поступают на блок 16 коммутации, то в сумматоре.4 по модулю два происходит поэлементное сравнение комбинации, записанной в регистре 2 стираний, с последовательностью из
2 различных разрешенных комбинаций кода, после чего, т.е. во второй половине полного цикла работы устройства, блок 16 коммутации по такому же- принципу обеспечивает анализ комбинации, записанной в информационном ре.-истре l.
Если при анализе комбинации с регистра
2 стираний совпадений не произойдет (в регистре стираний зафиксировано исправляемое сочетание стираний), то дополнительный триггер
12 хотя бы одним импульсом с выхода сумматора 4 по модулю два переводится в состояние, при котором на выходе второго дополнительного элемента И 18 импульсы не появляются, если на его второй вход поступают импульсы управления. В этом случае триггер 1? памяти
35 не меняет своего состояния и дополнительный элемент 19 «запрет» остается открытым. Пе. ред каждой новой комбинацией, поступающей с блока 3 кодирования корректирующего кода, дополнительный триггер 12 управляюгдим импульсом переводится в состояние, при котором первый дополнительный элемент И 13 при подаче на него. импульса управления открыт. Если во второй половине полного цикла работы устройства произошло совпадение анализируемых элементов комбинации с информационно45 ro регистра с соответствующими элементами одной из разрешенных кодовых комбинаций, то состояние дополнительного триггера 12 неизменно. В этом случае при появлении управляющего импульса на втором входе первого дополнительного элемента И 13 происходит изменение состояния основного триггера 9, так как дополнительный элемент 19 «запрет» открыт.
Выделенная к-элементная комбинация с выходного регистра 6 сдвига поступает на.выход устройства. Огсутствие совпадений в течение второй половины полного цикла работы устройства изменит первоначальное состояйие допол-а нительного триггера 12. Импульс управления через первый дополнительный элемент И 13 не поступит на вход основного триггера 9 и инфор мация с выходного регистра 6 сдвига на выход
60 устройства не считывается.
581589
Составитель A. Черепанов
Техред О. Луговая Корректор С. Патру гнева
Редактор Н. Хлу, ова
Заказ 4594/45 Тираж 815 Подписное
llHHHHH Государственного комитета Совета Министров СССР по делам изобретений и открытий
1 13035, Москва, Ж-35, Раугнская наб., д. 4/5
Филиал ПГ1П «Цатент», r. Ужгород, ул. Проектная, 4
11 том случае, . огда совпаденне происходит при анализе комбннацнн с регистра 2 стираний, за счет соответствукпщнх срабатываний дополнительного триггера 12 н второго дополннтельного эле)иентв И 18, запускается триггер 17 памяти, чем обеспечнвается закрытое состояние донолннтельного элемента !9 «запрет». С этого момента н до конца всего цикла работы устройства основной триггер 9 находится в первоначальном состоянии.
Ф9
Таким образом, устройство нсправлення стираний позволяет исправлять все сочетания стираний, кратность которых не превосходит значения минимального расстояния кода, н все исправляемые сочетания стираний. кратность которых равна значению минимального 1S расстояння кода. Примеяенне предлагаемого устройства исправления стираний позволяет повыснть достоверность принимаемой ннформацнн без значительного роста сложности н стонмостн оборудования. Ю б
Формула изобретения
Устройство исправленн стнраннй по авт. св. № 396826, отличающееся тем, что, с. целью повышения достоверности приема информации, введены счетчик числа стираний, блок коммутации, триггер памяти н дополннтельные второй элемент И н элемент «запрет», при этом вход регистра стираний соединен с входом счетчика числа стираний, блок коммутацнн включен между выходами счетчика числа стираний, регистра стираний н первым элементом «запрет» н соответствующими входами второго элемента «запрет» н сумматора по модулю два, а между выходом дополниТельного трнггера н одним нз входов основного триггера включены последовательно соединенные второй дополннтельный элемент И, на второй вход которого поданы управляющие импульсы, триггер памяти, выход которого соединен с дополнительным выходом счетчика чнсла стираний, н дополнительный элемент sat рет», к второму входу которого подключел вь,ход первого дополнительного элемента И.